5秒后页面跳转
74F113D PDF预览

74F113D

更新时间: 2024-09-14 06:39:19
品牌 Logo 应用领域
国巨 - YAGEO 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
5页 120K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, PDSO16

74F113D 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.55系列:F/FAST
JESD-30 代码:R-PDSO-G16负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
最大电源电流(ICC):21 mA传播延迟(tpd):7 ns
认证状态:Not Qualified最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:COMMERCIAL端子形式:GULL WING
端子位置:DUAL触发器类型:NEGATIVE EDGE
最小 fmax:80 MHz

74F113D 数据手册

 浏览型号74F113D的Datasheet PDF文件第2页浏览型号74F113D的Datasheet PDF文件第3页浏览型号74F113D的Datasheet PDF文件第4页浏览型号74F113D的Datasheet PDF文件第5页 

与74F113D相关器件

型号 品牌 获取价格 描述 数据表
74F113DC FAIRCHILD

获取价格

暂无描述
74F113DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,
74F113DCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113D-T YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113L1C FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113N YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113PC FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop
74F113PCQM FAIRCHILD

获取价格

暂无描述
74F113PCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113QC FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output