5秒后页面跳转
74F113SCQR PDF预览

74F113SCQR

更新时间: 2024-09-15 20:45:51
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
3页 55K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, PDSO14, 0.150 INCH, SOIC-14

74F113SCQR 技术参数

生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP,针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.68系列:F/FAST
JESD-30 代码:R-PDSO-G14长度:8.65 mm
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE传播延迟(tpd):7 ns
认证状态:Not Qualified座面最大高度:1.75 mm
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
宽度:3.9 mm最小 fmax:125 MHz
Base Number Matches:1

74F113SCQR 数据手册

 浏览型号74F113SCQR的Datasheet PDF文件第2页浏览型号74F113SCQR的Datasheet PDF文件第3页 

与74F113SCQR相关器件

型号 品牌 获取价格 描述 数据表
74F113SCX ETC

获取价格

J-K-Type Flip-Flop
74F113SDC FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113SDCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113SJ FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop
74F113SJX ETC

获取价格

J-K-Type Flip-Flop
74F113SPC FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113SPCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113VC FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113VCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F114 FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop with Common Clocks and Clears