5秒后页面跳转
74F113DCQM PDF预览

74F113DCQM

更新时间: 2024-12-01 20:59:03
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
6页 222K
描述
J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,

74F113DCQM 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DIP, DIP14,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.83JESD-30 代码:R-XDIP-T14
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:CERAMIC封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V认证状态:Not Qualified
子类别:FF/Latches标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
触发器类型:NEGATIVE EDGEBase Number Matches:1

74F113DCQM 数据手册

 浏览型号74F113DCQM的Datasheet PDF文件第2页浏览型号74F113DCQM的Datasheet PDF文件第3页浏览型号74F113DCQM的Datasheet PDF文件第4页浏览型号74F113DCQM的Datasheet PDF文件第5页浏览型号74F113DCQM的Datasheet PDF文件第6页 

与74F113DCQM相关器件

型号 品牌 获取价格 描述 数据表
74F113DCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113D-T YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113L1C FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113N YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113PC FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop
74F113PCQM FAIRCHILD

获取价格

暂无描述
74F113PCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113QC FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113QCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F113SC FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop