5秒后页面跳转
74F112DC PDF预览

74F112DC

更新时间: 2024-09-13 20:09:47
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
3页 62K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, CDIP16, CERAMIC, DIP-16

74F112DC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:DIP, DIP16,.3
针数:16Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.17
系列:F/FASTJESD-30 代码:R-GDIP-T16
JESD-609代码:e0长度:19.43 mm
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP16,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
传播延迟(tpd):7.5 ns认证状态:Not Qualified
座面最大高度:5.08 mm子类别:FF/Latches
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:NEGATIVE EDGE
宽度:7.62 mm最小 fmax:130 MHz
Base Number Matches:1

74F112DC 数据手册

 浏览型号74F112DC的Datasheet PDF文件第2页浏览型号74F112DC的Datasheet PDF文件第3页 

与74F112DC相关器件

型号 品牌 获取价格 描述 数据表
74F112DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP16,
74F112DCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F112L1CQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F112PC FAIRCHILD

获取价格

Dual JK Negative Edge-Triggered Flip-Flop
74F112PC_NL FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F112PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP16,
74F112PCQR TI

获取价格

74F112PCQR
74F112PCQR ROCHESTER

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F112PCQR FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
74F112PCX FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output