5秒后页面跳转
SSTUF32866EHLF PDF预览

SSTUF32866EHLF

更新时间: 2024-11-02 20:00:39
品牌 Logo 应用领域
艾迪悌 - IDT 逻辑集成电路触发器
页数 文件大小 规格书
27页 318K
描述
CABGA-96, Tray

SSTUF32866EHLF 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:CABGA
包装说明:BGA-96针数:96
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.84系列:SSTU
JESD-30 代码:R-PBGA-B96JESD-609代码:e1
长度:13.5 mm逻辑集成电路类型:D FLIP-FLOP
湿度敏感等级:3位数:25
功能数量:1端子数量:96
最高工作温度:70 °C最低工作温度:
输出极性:TRUE封装主体材料:PLASTIC/EPOXY
封装代码:LFBGA封装形状:RECTANGULAR
封装形式:GRID ARRAY, LOW PROFILE, FINE PITCH峰值回流温度(摄氏度):260
传播延迟(tpd):3 ns认证状态:Not Qualified
座面最大高度:1.5 mm最大供电电压 (Vsup):1.9 V
最小供电电压 (Vsup):1.7 V标称供电电压 (Vsup):1.8 V
表面贴装:YES温度等级:COMMERCIAL
端子面层:Tin/Silver/Copper (Sn/Ag/Cu)端子形式:BALL
端子节距:0.8 mm端子位置:BOTTOM
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:POSITIVE EDGE
宽度:5.5 mm最小 fmax:270 MHz
Base Number Matches:1

SSTUF32866EHLF 数据手册

 浏览型号SSTUF32866EHLF的Datasheet PDF文件第2页浏览型号SSTUF32866EHLF的Datasheet PDF文件第3页浏览型号SSTUF32866EHLF的Datasheet PDF文件第4页浏览型号SSTUF32866EHLF的Datasheet PDF文件第5页浏览型号SSTUF32866EHLF的Datasheet PDF文件第6页浏览型号SSTUF32866EHLF的Datasheet PDF文件第7页 
ICSSSTUF32866E  
Integrated  
Circuit  
Systems,Inc.  
25-Bit Configurable Registered Buffer for DDR2  
Pin Configuration  
Recommended Application:  
DDR2 Memory Modules  
1
2
3
4
5
6
Provides complete DDR DIMM solution with  
ICS97ULP877  
Ideal for DDR2 400 and 533  
A
B
C
D
E
F
Product Features:  
25-bit 1:1 or 14-bit 1:2 configurable registered buffer  
with parity check functionality  
Supports SSTL_18 JEDEC specification on data  
inputs and outputs  
Supports LVCMOS switching levels on CSR# and  
RESET# inputs  
Low voltage operation  
VDD = 1.7V to 1.9V  
Available in 96 BGA package  
Drop-in replacement for ICSSSTUF32864  
Green packages available  
G
H
J
K
L
M
N
P
R
T
FunctionalityTruthTable  
96 Ball BGA  
(Top View)  
Inputs  
Outputs  
QCS#  
Dn,  
DODT,  
DCKE  
QODT,  
QCKE  
RST#  
DCS#  
CSR#  
CK  
CK#  
Qn  
H
H
H
H
H
H
H
H
H
H
H
H
L
H
X
L
L
L
L
L
L
L
L
L
L
H
H
Q
0
Q
0
Q
0
L or H  
L or H  
L or H  
L or H  
L or H  
L or H  
L
L
L
L
L
L
H
H
H
L
L
H
X
H
H
Q
0
Q
0
Q
0
L
L
L
H
H
H
L
L
L
H
H
H
X
H
H
Q
0
Q
0
Q
0
Q
0
H
H
L
L
H
H
H
H
Q
0
H
X
H
Q
0
Q
0
Q
0
H
H
L or H  
X or  
L or H  
X or  
X or  
X or  
X or  
L
L
L
L
Floating Floating Floating Floating Floating  
1038B—05/03/05  

SSTUF32866EHLF 替代型号

型号 品牌 替代类型 描述 数据表
SN74SSTUB32866ZKER TI

类似代替

25-BIT CONFIGURABLE REGISTERED BUFFER WITH ADDRESS-PARITY TEST
74SSTUB32866AZKER TI

类似代替

25-BIT CONFIGURABLE REGISTERED BUFFER WITH ADDRESS-PARITY TEST

与SSTUF32866EHLF相关器件

型号 品牌 获取价格 描述 数据表
SSTUF32866EHLFT IDT

获取价格

CABGA-96, Reel
SSTUF32866EHT IDT

获取价格

Bus Driver, CMOS, PBGA96
SSTUG32865 NXP

获取价格

1.8 V 28-bit 1 : 2 registered buffer with parity for DDR2-1G RDIMM applications
SSTUG32865ET/G NXP

获取价格

IC SSTU SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA160, 9 X 13 MM, 0.70
SSTUG32865ET/G,518 NXP

获取价格

SSTUG32865 - 1.8 V 28-bit 1 : 2 registered buffer with parity for DDR2-1G RDIMM applicatio
SSTUG32865ET/S NXP

获取价格

IC SSTU SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PBGA160, 9 X 13 MM, 0.70
SSTUG32866 NXP

获取价格

1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer
SSTUG32866EC/G NXP

获取价格

1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer
SSTUG32866EC/G,518 NXP

获取价格

SSTUG32866 - 1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer with parity
SSTUG32866EC/S NXP

获取价格

1.8 V 25-bit 1 : 1 or 14-bit 1 : 2 configurable registered buffer