5秒后页面跳转
74LVX112MX PDF预览

74LVX112MX

更新时间: 2024-11-11 20:27:23
品牌 Logo 应用领域
德州仪器 - TI 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
5页 96K
描述
LV/LV-A/LVX/H SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, 0.150 INCH, PLASTIC, SOP-16

74LVX112MX 技术参数

生命周期:Transferred包装说明:SOP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.67Is Samacsys:N
系列:LV/LV-A/LVX/HJESD-30 代码:R-PDSO-G16
长度:9.9 mm负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:16
最高工作温度:85 °C最低工作温度:-40 °C
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE传播延迟(tpd):16.5 ns
认证状态:Not Qualified座面最大高度:1.75 mm
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):2 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
宽度:3.9 mm最小 fmax:80 MHz
Base Number Matches:1

74LVX112MX 数据手册

 浏览型号74LVX112MX的Datasheet PDF文件第2页浏览型号74LVX112MX的Datasheet PDF文件第3页浏览型号74LVX112MX的Datasheet PDF文件第4页浏览型号74LVX112MX的Datasheet PDF文件第5页 

与74LVX112MX相关器件

型号 品牌 获取价格 描述 数据表
74LVX112SJ FAIRCHILD

获取价格

Low Voltage Dual J-K Flip-Flops with Preset and Clear
74LVX112SJX TI

获取价格

LV/LV-A/LVX/H SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PD
74LVX125 FAIRCHILD

获取价格

Low Voltage Quad Buffer with 3-STATE Outputs
74LVX125 STMICROELECTRONICS

获取价格

LOW VOLTAGE QUAD BUS BUFFERS (3-STATE) WITH 5V TOLERANT INPUTS
74LVX125_08 FAIRCHILD

获取价格

Low Voltage Quad Buffer with 3-STATE Outputs
74LVX125M FAIRCHILD

获取价格

Low Voltage Quad Buffer with 3-STATE Outputs
74LVX125M ONSEMI

获取价格

带 3 态输出的低压四路缓冲器
74LVX125M_08 FAIRCHILD

获取价格

Low Voltage Quad Buffer with 3-STATE Outputs
74LVX125M_NL FAIRCHILD

获取价格

Bus Driver, LV/LV-A/LVX/H Series, 4-Func, 1-Bit, True Output, CMOS, PDSO14, 0.150 INCH, LE
74LVX125MT FAIRCHILD

获取价格

Low Voltage Quad Buffer with 3-STATE Outputs