5秒后页面跳转
74LVC74ADB PDF预览

74LVC74ADB

更新时间: 2024-11-18 22:16:19
品牌 Logo 应用领域
恩智浦 - NXP 触发器锁存器逻辑集成电路光电二极管
页数 文件大小 规格书
10页 102K
描述
Dual D-type flip-flop with set and reset; positive-edge trigger

74LVC74ADB 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Transferred零件包装代码:SSOP
包装说明:5.30 MM, PLASTIC, MO-150, SOT337-1, SSOP-14针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.04系列:LVC/LCX/Z
JESD-30 代码:R-PDSO-G14JESD-609代码:e4
长度:6.2 mm负载电容(CL):50 pF
逻辑集成电路类型:D FLIP-FLOP最大频率@ Nom-Sup:120000000 Hz
最大I(ol):0.024 A湿度敏感等级:1
位数:1功能数量:2
端子数量:14最高工作温度:125 °C
最低工作温度:-40 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:SSOP
封装等效代码:SSOP14,.3封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, SHRINK PITCH包装方法:TUBE
峰值回流温度(摄氏度):260电源:3.3 V
Prop。Delay @ Nom-Sup:6.5 ns传播延迟(tpd):7.5 ns
认证状态:Not Qualified座面最大高度:2 mm
子类别:FF/Latches最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):1.2 V标称供电电压 (Vsup):2.7 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子面层:NICKEL PALLADIUM GOLD
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGE宽度:5.3 mm
最小 fmax:120 MHzBase Number Matches:1

74LVC74ADB 数据手册

 浏览型号74LVC74ADB的Datasheet PDF文件第2页浏览型号74LVC74ADB的Datasheet PDF文件第3页浏览型号74LVC74ADB的Datasheet PDF文件第4页浏览型号74LVC74ADB的Datasheet PDF文件第5页浏览型号74LVC74ADB的Datasheet PDF文件第6页浏览型号74LVC74ADB的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LVC74A  
Dual D-type flip-flop with set and reset;  
positive-edge trigger  
Product specification  
IC24 Data Handbook  
1998 Jun 17  
Philips  
Semiconductors  

74LVC74ADB 替代型号

型号 品牌 替代类型 描述 数据表
74LVC74ADB,112 NXP

类似代替

74LVC74A - Dual D-type flip-flop with set and reset; positive-edge trigger SSOP1 14-Pin

与74LVC74ADB相关器件

型号 品牌 获取价格 描述 数据表
74LVC74ADB,112 NXP

获取价格

74LVC74A - Dual D-type flip-flop with set and reset; positive-edge trigger SSOP1 14-Pin
74LVC74ADB-T ETC

获取价格

Dual D-Type Flip-Flop
74LVC74AD-Q100 NEXPERIA

获取价格

Dual D-type flip-flop with set and reset; positive-edge trigger
74LVC74AD-Q100J NXP

获取价格

74LVC74A-Q100 - Dual D-type flip-flop with set and reset; positive-edge trigger SOIC 14-Pi
74LVC74AD-T NXP

获取价格

IC LVC/LCX/Z SERIES, DUAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO1
74LVC74APW NXP

获取价格

Dual D-type flip-flop with set and reset; positive-edge trigger
74LVC74APW NEXPERIA

获取价格

Dual D-type flip-flop with set and reset; positive-edge triggerProduction
74LVC74APW,112 NXP

获取价格

74LVC74A - Dual D-type flip-flop with set and reset; positive-edge trigger TSSOP 14-Pin
74LVC74APW,118 NXP

获取价格

74LVC74A - Dual D-type flip-flop with set and reset; positive-edge trigger TSSOP 14-Pin
74LVC74APW/DG,118 NXP

获取价格

IC IC,FLIP-FLOP,DUAL,D TYPE,LCX/LVC-CMOS,TSSOP,14PIN,PLASTIC, FF/Latch