5秒后页面跳转
74LV08DB,112 PDF预览

74LV08DB,112

更新时间: 2024-02-21 02:01:55
品牌 Logo 应用领域
恩智浦 - NXP 光电二极管逻辑集成电路
页数 文件大小 规格书
13页 78K
描述
74LV08 - Quad 2-input AND gate SSOP1 14-Pin

74LV08DB,112 技术参数

是否Rohs认证: 符合生命周期:Transferred
零件包装代码:SSOP1包装说明:5.30 MM, PLASTIC, MO-150, SOT337-1, SSOP-14
针数:14Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.27
系列:LV/LV-A/LVX/HJESD-30 代码:R-PDSO-G14
JESD-609代码:e4长度:6.2 mm
负载电容(CL):50 pF逻辑集成电路类型:AND GATE
最大I(ol):0.006 A湿度敏感等级:1
功能数量:4输入次数:2
端子数量:14最高工作温度:125 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:SSOP封装等效代码:SSOP14,.3
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, SHRINK PITCH
包装方法:TUBE峰值回流温度(摄氏度):260
电源:3.3 VProp。Delay @ Nom-Sup:19 ns
传播延迟(tpd):33 ns认证状态:Not Qualified
施密特触发器:NO座面最大高度:2 mm
子类别:Gates最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):1 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子面层:NICKEL PALLADIUM GOLD
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
宽度:5.3 mmBase Number Matches:1

74LV08DB,112 数据手册

 浏览型号74LV08DB,112的Datasheet PDF文件第2页浏览型号74LV08DB,112的Datasheet PDF文件第3页浏览型号74LV08DB,112的Datasheet PDF文件第4页浏览型号74LV08DB,112的Datasheet PDF文件第5页浏览型号74LV08DB,112的Datasheet PDF文件第6页浏览型号74LV08DB,112的Datasheet PDF文件第7页 
74LV08  
Quad 2-input AND gate  
Rev. 03 — 6 April 2009  
Product data sheet  
1. General description  
The 74LV08 is a low-voltage Si-gate CMOS device that is pin and function compatible with  
74HC08 and 74HCT08.  
The 74LV08 provides a quad 2-input AND function.  
2. Features  
I Wide operating voltage: 1.0 V to 5.5 V  
I Optimized for low voltage applications: 1.0 V to 3.6 V  
I Accepts TTL input levels between VCC = 2.7 V and VCC = 3.6 V  
I Typical output ground bounce < 0.8 V at VCC = 3.3 V and Tamb = 25 °C  
I Typical HIGH-level output voltage (VOH) undershoot: > 2 V at VCC = 3.3 V and  
Tamb = 25 °C  
I ESD protection:  
N HBM JESD22-A114E exceeds 2000 V  
N MM JESD22-A115-A exceeds 200 V  
I Multiple package options  
I Specified from 40 °C to +85 °C and from 40 °C to +125 °C  
3. Ordering information  
Table 1.  
Ordering information  
Type number  
Package  
Temperature range Name  
Description  
Version  
74LV08N  
74LV08D  
40 °C to +125 °C  
40 °C to +125 °C  
DIP14  
SO14  
plastic dual in-line package; 14 leads (300 mil)  
SOT27-1  
SOT108-1  
plastic small outline package; 14 leads;  
body width 3.9 mm  
74LV08DB  
74LV08PW  
40 °C to +125 °C  
40 °C to +125 °C  
SSOP14  
plastic shrink small outline package; 14 leads;  
body width 5.3 mm  
SOT337-1  
SOT402-1  
TSSOP14  
plastic thin shrink small outline package; 14 leads;  
body width 4.4 mm  
 
 
 

与74LV08DB,112相关器件

型号 品牌 获取价格 描述 数据表
74LV08DB,118 NXP

获取价格

74LV08 - Quad 2-input AND gate SSOP1 14-Pin
74LV08DB-T ETC

获取价格

Quad 2-input AND Gate
74LV08D-Q100 NEXPERIA

获取价格

Quad 2-input AND gate
74LV08D-T ETC

获取价格

Quad 2-input AND Gate
74LV08N NXP

获取价格

Quad 2-input AND gate
74LV08N,112 NXP

获取价格

74LV08N
74LV08PW NEXPERIA

获取价格

Quad 2-input AND gateProduction
74LV08PW NXP

获取价格

Quad 2-input AND gate
74LV08PWDH NXP

获取价格

Quad 2-input AND gate
74LV08PW-Q100 NEXPERIA

获取价格

Quad 2-input AND gate