5秒后页面跳转
SN54S10J PDF预览

SN54S10J

更新时间: 2024-09-14 22:53:35
品牌 Logo 应用领域
德州仪器 - TI 栅极逻辑集成电路输入元件
页数 文件大小 规格书
14页 596K
描述
TRIPLE 3-INPUT POSITIVE-NAND GATES

SN54S10J 技术参数

生命周期:Active零件包装代码:DIP
包装说明:DIP, DIP14,.3针数:14
Reach Compliance Code:not_compliantECCN代码:EAR99
HTS代码:8542.39.00.01Factory Lead Time:1 week
风险等级:5.23Is Samacsys:N
系列:SJESD-30 代码:R-GDIP-T14
长度:19.56 mm负载电容(CL):15 pF
逻辑集成电路类型:NAND GATE最大I(ol):0.0004 A
功能数量:3输入次数:3
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
包装方法:TUBE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V最大电源电流(ICC):27 mA
Prop。Delay @ Nom-Sup:15 ns传播延迟(tpd):5 ns
认证状态:Not Qualified施密特触发器:NO
座面最大高度:5.08 mm子类别:Gates
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:MILITARY
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:6.67 mmBase Number Matches:1

SN54S10J 数据手册

 浏览型号SN54S10J的Datasheet PDF文件第2页浏览型号SN54S10J的Datasheet PDF文件第3页浏览型号SN54S10J的Datasheet PDF文件第4页浏览型号SN54S10J的Datasheet PDF文件第5页浏览型号SN54S10J的Datasheet PDF文件第6页浏览型号SN54S10J的Datasheet PDF文件第7页 
SN5410, SN54LS10, SN54S10,  
SN7410, SN74LS10, SN74S10  
TRIPLE 3-INPUT POSITIVE-NAND GATES  
SDLS035A – DECEMBER 1983 – REVISED APRIL 2003  
Copyright 2003, Texas Instruments Incorporated  
PRODUCTION DATA information is current as of publication date.  
Products conform to specifications per the terms of Texas Instruments  
standard warranty. Production processing does not necessarily include  
testing of all parameters.  
1
POST OFFICE BOX 655303 DALLAS, TEXAS 75265  

SN54S10J 替代型号

型号 品牌 替代类型 描述 数据表
JM38510/07005BCA TI

完全替代

TRIPLE 3-INPUT POSITIVE-NAND GATES
SN54LS10J TI

类似代替

TRIPLE 3-INPUT POSITIVE-NAND GATES
JM38510/30005BCA TI

类似代替

TRIPLE 3-INPUT POSITIVE-NAND GATES

与SN54S10J相关器件

型号 品牌 获取价格 描述 数据表
SN54S10J-00 TI

获取价格

IC S SERIES, TRIPLE 3-INPUT NAND GATE, CDIP14, Gate
SN54S10W TI

获取价格

TRIPLE 3-INPUT POSITIVE-NAND GATES
SN54S10W-00 TI

获取价格

S SERIES, TRIPLE 3-INPUT NAND GATE, CDFP14
SN54S10W-10 TI

获取价格

S SERIES, TRIPLE 3-INPUT NAND GATE, CDFP14
SN54S11 TI

获取价格

TRIPLE 3-INPUT POSITIVE-AND GATES
SN54S112 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112FK TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112FKR TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CQCC20
SN54S112J TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112J-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAMI