5秒后页面跳转
SN54S113FK PDF预览

SN54S113FK

更新时间: 2024-09-15 09:17:35
品牌 Logo 应用领域
德州仪器 - TI 触发器锁存器逻辑集成电路
页数 文件大小 规格书
6页 264K
描述
DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET

SN54S113FK 技术参数

是否Rohs认证:不符合生命周期:Obsolete
Reach Compliance Code:not_compliantHTS代码:8542.39.00.01
风险等级:5.36Is Samacsys:N
系列:SJESD-30 代码:S-CQCC-N20
长度:8.89 mm负载电容(CL):15 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:20
最高工作温度:125 °C最低工作温度:-55 °C
输出极性:COMPLEMENTARY封装主体材料:CERAMIC, METAL-SEALED COFIRED
封装代码:QCCN封装等效代码:LCC20,.35SQ
封装形状:SQUARE封装形式:CHIP CARRIER
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
最大电源电流(ICC):25 mA传播延迟(tpd):7 ns
认证状态:Not Qualified座面最大高度:2.03 mm
子类别:FF/Latches最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:MILITARY端子形式:NO LEAD
端子节距:1.27 mm端子位置:QUAD
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:NEGATIVE EDGE
宽度:8.89 mm最小 fmax:125 MHz
Base Number Matches:1

SN54S113FK 数据手册

 浏览型号SN54S113FK的Datasheet PDF文件第2页浏览型号SN54S113FK的Datasheet PDF文件第3页浏览型号SN54S113FK的Datasheet PDF文件第4页浏览型号SN54S113FK的Datasheet PDF文件第5页浏览型号SN54S113FK的Datasheet PDF文件第6页 

与SN54S113FK相关器件

型号 品牌 获取价格 描述 数据表
SN54S113J TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113J-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
SN54S113W TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113W-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14, CERAMI
SN54S113W-10 TI

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14, CER
SN54S114 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET, COMMON CLEAR, AND COMMON CLOCK
SN54S114W-10 TI

获取价格

S SERIES, NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14
SN54S11FK TI

获取价格

TRIPLE 3-INPUT POSITIVE-AND GATES
SN54S11J TI

获取价格

TRIPLE 3-INPUT POSITIVE-AND GATES
SN54S11J-00 TI

获取价格

S SERIES, TRIPLE 3-INPUT AND GATE, CDIP14