5秒后页面跳转
SN54S112W-10 PDF预览

SN54S112W-10

更新时间: 2024-11-27 20:57:59
品牌 Logo 应用领域
德州仪器 - TI 输出元件逻辑集成电路触发器
页数 文件大小 规格书
19页 1316K
描述
IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP16, FF/Latch

SN54S112W-10 技术参数

生命周期:Obsolete包装说明:DFP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.28系列:S
JESD-30 代码:R-GDFP-F16长度:10.2 mm
负载电容(CL):15 pF逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:CERAMIC, GLASS-SEALED封装代码:DFP
封装形状:RECTANGULAR封装形式:FLATPACK
最大电源电流(ICC):25 mA传播延迟(tpd):7 ns
认证状态:Not Qualified座面最大高度:2.03 mm
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:MILITARY
端子形式:FLAT端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
宽度:6.73 mm最小 fmax:80 MHz
Base Number Matches:1

SN54S112W-10 数据手册

 浏览型号SN54S112W-10的Datasheet PDF文件第2页浏览型号SN54S112W-10的Datasheet PDF文件第3页浏览型号SN54S112W-10的Datasheet PDF文件第4页浏览型号SN54S112W-10的Datasheet PDF文件第5页浏览型号SN54S112W-10的Datasheet PDF文件第6页浏览型号SN54S112W-10的Datasheet PDF文件第7页 

与SN54S112W-10相关器件

型号 品牌 获取价格 描述 数据表
SN54S113 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113FK TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113J TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113J-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
SN54S113W TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN54S113W-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14, CERAMI
SN54S113W-10 TI

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14, CER
SN54S114 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET, COMMON CLEAR, AND COMMON CLOCK
SN54S114W-10 TI

获取价格

S SERIES, NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14
SN54S11FK TI

获取价格

TRIPLE 3-INPUT POSITIVE-AND GATES