5秒后页面跳转
SN54S10W-00 PDF预览

SN54S10W-00

更新时间: 2024-11-02 10:00:27
品牌 Logo 应用领域
德州仪器 - TI 输入元件逻辑集成电路栅极
页数 文件大小 规格书
60页 1925K
描述
S SERIES, TRIPLE 3-INPUT NAND GATE, CDFP14

SN54S10W-00 技术参数

生命周期:Obsolete包装说明:DFP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.3系列:S
JESD-30 代码:R-GDFP-F14长度:9.21 mm
负载电容(CL):15 pF逻辑集成电路类型:NAND GATE
功能数量:3输入次数:3
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DFP封装形状:RECTANGULAR
封装形式:FLATPACK最大电源电流(ICC):27 mA
传播延迟(tpd):5 ns认证状态:Not Qualified
座面最大高度:2.03 mm最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:MILITARY端子形式:FLAT
端子节距:1.27 mm端子位置:DUAL
宽度:6.29 mm

SN54S10W-00 数据手册

 浏览型号SN54S10W-00的Datasheet PDF文件第2页浏览型号SN54S10W-00的Datasheet PDF文件第3页浏览型号SN54S10W-00的Datasheet PDF文件第4页浏览型号SN54S10W-00的Datasheet PDF文件第5页浏览型号SN54S10W-00的Datasheet PDF文件第6页浏览型号SN54S10W-00的Datasheet PDF文件第7页 

与SN54S10W-00相关器件

型号 品牌 获取价格 描述 数据表
SN54S10W-10 TI

获取价格

S SERIES, TRIPLE 3-INPUT NAND GATE, CDFP14
SN54S11 TI

获取价格

TRIPLE 3-INPUT POSITIVE-AND GATES
SN54S112 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112FK TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112FKR TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CQCC20
SN54S112J TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112J-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAMI
SN54S112W TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN54S112W-00 TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP16
SN54S112W-10 TI

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP16, FF/