5秒后页面跳转
74LVC109PW,118 PDF预览

74LVC109PW,118

更新时间: 2024-11-12 14:47:07
品牌 Logo 应用领域
恩智浦 - NXP 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
18页 102K
描述
74LVC109 - Dual JK(not) flip-flop with set and reset; positive-edge trigger TSSOP 16-Pin

74LVC109PW,118 技术参数

是否Rohs认证: 符合生命周期:Obsolete
零件包装代码:TSSOP包装说明:TSSOP, TSSOP16,.25
针数:16Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.74
系列:LVC/LCX/ZJESD-30 代码:R-PDSO-G16
JESD-609代码:e4长度:5 mm
负载电容(CL):50 pF逻辑集成电路类型:J-KBAR FLIP-FLOP
最大频率@ Nom-Sup:150000000 Hz最大I(ol):0.024 A
湿度敏感等级:1位数:2
功能数量:2端子数量:16
最高工作温度:85 °C最低工作温度:-40 °C
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装等效代码:TSSOP16,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度):260电源:3.3 V
Prop。Delay @ Nom-Sup:7.5 ns传播延迟(tpd):8.5 ns
认证状态:Not Qualified座面最大高度:1.1 mm
子类别:FF/Latches最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):2.7 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:NICKEL PALLADIUM GOLD
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGE宽度:4.4 mm
最小 fmax:150 MHzBase Number Matches:1

74LVC109PW,118 数据手册

 浏览型号74LVC109PW,118的Datasheet PDF文件第2页浏览型号74LVC109PW,118的Datasheet PDF文件第3页浏览型号74LVC109PW,118的Datasheet PDF文件第4页浏览型号74LVC109PW,118的Datasheet PDF文件第5页浏览型号74LVC109PW,118的Datasheet PDF文件第6页浏览型号74LVC109PW,118的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
DATA SHEET  
74LVC109  
Dual JK flip-flop with set and reset;  
positive-edge trigger  
Product specification  
2004 Mar 18  
Supersedes data of 1998 Apr 28  

74LVC109PW,118 替代型号

型号 品牌 替代类型 描述 数据表
74LVC109PW-T NXP

完全替代

IC LVC/LCX/Z SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT,
74LVC109PW NXP

完全替代

Dual JK flip-flop with set and reset; positive-edge trigger

与74LVC109PW,118相关器件

型号 品牌 获取价格 描述 数据表
74LVC109PWDH NXP

获取价格

Dual JK flip-flop with set and reset; positive-edge trigger
74LVC109PWDH-T NXP

获取价格

IC LVC/LCX/Z SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT,
74LVC109PW-T NXP

获取价格

IC LVC/LCX/Z SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT,
74LVC10A NXP

获取价格

Triple 3-input NAND gate
74LVC10ABQ NEXPERIA

获取价格

Triple 3-input NAND gateProduction
74LVC10AD NXP

获取价格

Triple 3-input NAND gate
74LVC10AD NEXPERIA

获取价格

Triple 3-input NAND gateProduction
74LVC10AD,112 NXP

获取价格

74LVC10A - Triple 3-input NAND gate SOIC 14-Pin
74LVC10ADB NXP

获取价格

Triple 3-input NAND gate
74LVC10ADB,112 NXP

获取价格

74LVC10A - Triple 3-input NAND gate SSOP1 14-Pin