5秒后页面跳转
74LVC10AD PDF预览

74LVC10AD

更新时间: 2024-11-21 11:12:39
品牌 Logo 应用领域
安世 - NEXPERIA 光电二极管逻辑集成电路
页数 文件大小 规格书
12页 228K
描述
Triple 3-input NAND gateProduction

74LVC10AD 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:SOP-14Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.63
Is Samacsys:N系列:LVC/LCX/Z
JESD-30 代码:R-PDSO-G14JESD-609代码:e4
长度:8.65 mm逻辑集成电路类型:NAND GATE
湿度敏感等级:1功能数量:3
输入次数:3端子数量:14
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):260传播延迟(tpd):12.9 ns
座面最大高度:1.75 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):1.2 V标称供电电压 (Vsup):1.8 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
宽度:3.9 mmBase Number Matches:1

74LVC10AD 数据手册

 浏览型号74LVC10AD的Datasheet PDF文件第2页浏览型号74LVC10AD的Datasheet PDF文件第3页浏览型号74LVC10AD的Datasheet PDF文件第4页浏览型号74LVC10AD的Datasheet PDF文件第5页浏览型号74LVC10AD的Datasheet PDF文件第6页浏览型号74LVC10AD的Datasheet PDF文件第7页 
74LVC10A  
Triple 3-input NAND gate  
Rev. 6 — 15 April 2021  
Product data sheet  
1. General description  
The 74LVC10A provides three 3-input NAND functions.  
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of these devices  
as translators in mixed 3.3 V and 5 V applications.  
2. Features and benefits  
Wide supply voltage range from 1.2 V to 3.6 V  
Inputs accept voltages up to 5.5 V  
CMOS low power consumption  
Direct interface with TTL levels  
Latch-up performance exceeds 250 mA  
Complies with JEDEC standard:  
JESD8-7A (1.65 V to 1.95 V)  
JESD8-5A (2.3 V to 2.7 V)  
JESD8-C/JESD36 (2.7 V to 3.6 V)  
ESD protection:  
HBM JESD22-A114F exceeds 2000 V  
MM JESD22-A115-B exceeds 200 V  
CDM JESD22-C101E exceeds 1000 V  
Specified from -40 °C to +85 °C and -40 °C to +125 °C  
3. Ordering information  
Table 1. Ordering information  
Type number  
Package  
Temperature range Name  
Description  
Version  
74LVC10AD  
-40 °C to +125 °C  
SO14  
plastic small outline package; 14 leads;  
body width 3.9 mm  
SOT108-1  
74LVC10APW -40 °C to +125 °C  
74LVC10ABQ -40 °C to +125 °C  
TSSOP14  
plastic thin shrink small outline package; 14 leads;  
body width 4.4 mm  
SOT402-1  
SOT762-1  
DHVQFN14 plastic dual in-line compatible thermal enhanced  
very thin quad flat package; no leads; 14 terminals;  
body 2.5 × 3 × 0.85 mm  
 
 
 

与74LVC10AD相关器件

型号 品牌 获取价格 描述 数据表
74LVC10AD,112 NXP

获取价格

74LVC10A - Triple 3-input NAND gate SOIC 14-Pin
74LVC10ADB NXP

获取价格

Triple 3-input NAND gate
74LVC10ADB,112 NXP

获取价格

74LVC10A - Triple 3-input NAND gate SSOP1 14-Pin
74LVC10ADB,118 NXP

获取价格

74LVC10A - Triple 3-input NAND gate SSOP1 14-Pin
74LVC10ADB-T NXP

获取价格

IC LVC/LCX/Z SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, 5.30 MM, PLASTIC, MS-150, SOT337-1,
74LVC10AD-T NXP

获取价格

IC LVC/LCX/Z SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, 3.90 MM, PLASTIC, MS-012, SOT108-1,
74LVC10APW NXP

获取价格

Triple 3-input NAND gate
74LVC10APW NEXPERIA

获取价格

Triple 3-input NAND gateProduction
74LVC10APW,112 NXP

获取价格

74LVC10A - Triple 3-input NAND gate TSSOP 14-Pin
74LVC10APW,118 NXP

获取价格

74LVC10A - Triple 3-input NAND gate TSSOP 14-Pin