5秒后页面跳转
74LVC11D PDF预览

74LVC11D

更新时间: 2024-11-19 11:12:35
品牌 Logo 应用领域
安世 - NEXPERIA 光电二极管逻辑集成电路
页数 文件大小 规格书
12页 218K
描述
Triple 3-input AND gateProduction

74LVC11D 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:SOP-14Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.37
Is Samacsys:N系列:LVC/LCX/Z
JESD-30 代码:R-PDSO-G14JESD-609代码:e4
长度:8.65 mm负载电容(CL):50 pF
逻辑集成电路类型:AND GATE湿度敏感等级:1
功能数量:3输入次数:3
端子数量:14最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):260
传播延迟(tpd):7 ns认证状态:Not Qualified
座面最大高度:1.75 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):1.2 V标称供电电压 (Vsup):2.7 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
宽度:3.9 mmBase Number Matches:1

74LVC11D 数据手册

 浏览型号74LVC11D的Datasheet PDF文件第2页浏览型号74LVC11D的Datasheet PDF文件第3页浏览型号74LVC11D的Datasheet PDF文件第4页浏览型号74LVC11D的Datasheet PDF文件第5页浏览型号74LVC11D的Datasheet PDF文件第6页浏览型号74LVC11D的Datasheet PDF文件第7页 
74LVC11  
Triple 3-input AND gate  
Rev. 8 — 13 January 2020  
Product data sheet  
1. General description  
The 74LVC11 provides three 3-input AND functions.  
2. Features and benefits  
Wide supply voltage range from 1.2 V to 3.6 V  
Inputs accept voltages up to 5.5 V  
CMOS low power consumption  
Direct interface with TTL levels  
Complies with JEDEC standard:  
JESD8-7A (1.65 V to 1.95 V)  
JESD8-5A (2.3 V to 2.7 V)  
JESD8-C/JESD36 (2.7 V to 3.6 V)  
ESD protection:  
HBM JESD22-A114F exceeds 2000 V  
MM JESD22-A115-B exceeds 200 V  
CDM JESD22-C101E exceeds 1000 V  
Specified from -40 °C to +85 °C and -40 °C to +125 °C  
3. Ordering information  
Table 1. Ordering information  
Type number  
Package  
Temperature range Name  
Description  
Version  
74LVC11D  
-40 °C to +125 °C  
-40 °C to +125 °C  
-40 °C to +125 °C  
SO14  
plastic small outline package; 14 leads;  
body width 3.9 mm  
SOT108-1  
74LVC11PW  
74LVC11BQ  
TSSOP14  
plastic thin shrink small outline package;  
14 leads; body width 4.4 mm  
SOT402-1  
SOT762-1  
DHVQFN14 plastic dual in-line compatible thermal  
enhanced very thin quad flat package; no leads;  
14 terminals; body 2.5 × 3 × 0.85 mm  
 
 
 

与74LVC11D相关器件

型号 品牌 获取价格 描述 数据表
74LVC11DB NXP

获取价格

Triple 3-input AND gate
74LVC11DB,112 NXP

获取价格

74LVC11 - Triple 3-input AND gate SSOP1 14-Pin
74LVC11DB,118 NXP

获取价格

74LVC11 - Triple 3-input AND gate SSOP1 14-Pin
74LVC11DB-T NXP

获取价格

暂无描述
74LVC11D-Q100 NEXPERIA

获取价格

Triple 3-input AND gateProduction
74LVC11D-T NXP

获取价格

IC LVC/LCX/Z SERIES, TRIPLE 3-INPUT AND GATE, PDSO14, 3.90 MM, PLASTIC, MS-012, SOT-108-1,
74LVC11PW NXP

获取价格

Triple 3-input AND gate
74LVC11PW NEXPERIA

获取价格

Triple 3-input AND gateProduction
74LVC11PW,112 NXP

获取价格

74LVC11 - Triple 3-input AND gate TSSOP 14-Pin
74LVC11PWDH NXP

获取价格

Triple 3-input AND gate