5秒后页面跳转
74AUP2G02GM,125 PDF预览

74AUP2G02GM,125

更新时间: 2024-02-17 09:17:37
品牌 Logo 应用领域
恩智浦 - NXP 逻辑集成电路触发器
页数 文件大小 规格书
17页 83K
描述
74AUP2G02 - Low-power dual 2-input NOR gate QFN 8-Pin

74AUP2G02GM,125 技术参数

生命周期:Active零件包装代码:QFN
包装说明:VQCCN,针数:8
Reach Compliance Code:compliantHTS代码:8542.39.00.01
Factory Lead Time:13 weeks风险等级:1.44
Samacsys Description:74AUP2G02 - Low-power dual 2-input NOR gate@en-us系列:AUP/ULP/V
JESD-30 代码:S-PQCC-N8JESD-609代码:e4
长度:1.6 mm逻辑集成电路类型:NOR GATE
湿度敏感等级:1功能数量:1
输入次数:2端子数量:8
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:VQCCN
封装形状:SQUARE封装形式:CHIP CARRIER, VERY THIN PROFILE
峰值回流温度(摄氏度):260传播延迟(tpd):24.7 ns
座面最大高度:0.5 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):0.8 V标称供电电压 (Vsup):1.1 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:NO LEAD端子节距:0.5 mm
端子位置:QUAD处于峰值回流温度下的最长时间:30
宽度:1.6 mm

74AUP2G02GM,125 数据手册

 浏览型号74AUP2G02GM,125的Datasheet PDF文件第11页浏览型号74AUP2G02GM,125的Datasheet PDF文件第12页浏览型号74AUP2G02GM,125的Datasheet PDF文件第13页浏览型号74AUP2G02GM,125的Datasheet PDF文件第14页浏览型号74AUP2G02GM,125的Datasheet PDF文件第15页浏览型号74AUP2G02GM,125的Datasheet PDF文件第16页 
74AUP2G02  
NXP Semiconductors  
Low-power dual 2-input NOR gate  
18. Contents  
1
2
3
4
5
General description . . . . . . . . . . . . . . . . . . . . . . 1  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1  
Ordering information. . . . . . . . . . . . . . . . . . . . . 2  
Marking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2  
Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2  
6
6.1  
6.2  
Pinning information. . . . . . . . . . . . . . . . . . . . . . 3  
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3  
7
Functional description . . . . . . . . . . . . . . . . . . . 4  
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4  
Recommended operating conditions. . . . . . . . 4  
Static characteristics. . . . . . . . . . . . . . . . . . . . . 5  
Dynamic characteristics . . . . . . . . . . . . . . . . . . 8  
Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9  
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 11  
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 15  
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 15  
8
9
10  
11  
12  
13  
14  
15  
16  
Legal information. . . . . . . . . . . . . . . . . . . . . . . 16  
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 16  
Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . 16  
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . . 16  
Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 16  
16.1  
16.2  
16.3  
16.4  
17  
18  
Contact information. . . . . . . . . . . . . . . . . . . . . 16  
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17  
Please be aware that important notices concerning this document and the product(s)  
described herein, have been included in section ‘Legal information’.  
© NXP B.V. 2008.  
All rights reserved.  
For more information, please visit: http://www.nxp.com  
For sales office addresses, please send an email to: salesaddresses@nxp.com  
Date of release: 11 December 2008  
Document identifier: 74AUP2G02_3  
 

与74AUP2G02GM,125相关器件

型号 品牌 描述 获取价格 数据表
74AUP2G02GN NEXPERIA Low-power dual 2-input NOR gateProduction

获取价格

74AUP2G02GS NEXPERIA Low-power dual 2-input NOR gateProduction

获取价格

74AUP2G02GT NXP Low-power dual 2-input NOR gate

获取价格

74AUP2G02GT NEXPERIA Low-power dual 2-input NOR gateProduction

获取价格

74AUP2G04 NXP Low-power dual inverter

获取价格

74AUP2G04 DIODES DUAL INVERTERS

获取价格