5秒后页面跳转
SCM6343TS12A PDF预览

SCM6343TS12A

更新时间: 2024-09-21 20:07:15
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 输入元件静态存储器光电二极管输出元件内存集成电路
页数 文件大小 规格书
10页 183K
描述
Standard SRAM, 256KX16, 12ns, CMOS, PDSO44, TSOP2-44

SCM6343TS12A 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:TSOP2-44Reach Compliance Code:unknown
ECCN代码:3A991.B.2.AHTS代码:8542.32.00.41
风险等级:5.74最长访问时间:12 ns
其他特性:TTL COMPATIBLE INPUTS/OUTPUTSJESD-30 代码:R-PDSO-G44
JESD-609代码:e0长度:18.41 mm
内存密度:4194304 bit内存集成电路类型:STANDARD SRAM
内存宽度:16功能数量:1
端口数量:1端子数量:44
字数:262144 words字数代码:256000
工作模式:ASYNCHRONOUS最高工作温度:85 °C
最低工作温度:-40 °C组织:256KX16
输出特性:3-STATE可输出:YES
封装主体材料:PLASTIC/EPOXY封装代码:TSOP2
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE
并行/串行:PARALLEL峰值回流温度(摄氏度):NOT SPECIFIED
认证状态:Not Qualified座面最大高度:1.2 mm
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:0.8 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:10.16 mm
Base Number Matches:1

SCM6343TS12A 数据手册

 浏览型号SCM6343TS12A的Datasheet PDF文件第2页浏览型号SCM6343TS12A的Datasheet PDF文件第3页浏览型号SCM6343TS12A的Datasheet PDF文件第4页浏览型号SCM6343TS12A的Datasheet PDF文件第5页浏览型号SCM6343TS12A的Datasheet PDF文件第6页浏览型号SCM6343TS12A的Datasheet PDF文件第7页 
Order this document  
by MCM6343/D  
SEMICONDUCTOR TECHNICAL DATA  
MCM6343  
256K x 16 Bit 3.3 V Asynchronous  
Fast Static RAM  
The MCM6343 is a 4,194,304–bit static random access memory organized as  
262,144 words of 16 bits. Static design eliminates the need for external clocks  
or timing strobes.  
YJ PACKAGE  
400 MIL SOJ  
CASE 919–01  
The MCM6343 is equipped with chip enable (E), write enable (W), and output  
enable (G) pins, allowing for greater system flexibility and eliminating bus con-  
tention problems. Separate byte enable controls (LB and UB) allow individual  
bytes to be written and read. LB controls the lower bits DQL [7:0], while UB con-  
trols the upper bits DQU [7:0].  
TS PACKAGE  
TSOP TYPE II  
CASE 924A–02  
The MCM6343 is available in a 400 mil, 44–lead small–outline SOJ package  
and a 44–lead TSOP Type II package.  
Single 3.3 V Power Supply  
Fast Access Time: 10/11/12/15 ns  
Equal Address and Chip Enable Access Time  
All Inputs and Outputs are TTL Compatible  
Data Byte Control  
Fully Static Operation  
Power Operation: 200/195/190/180 mA Maximum, Active AC  
Commercial (0°C to 70°C) and  
PIN ASSIGNMENT  
A
A
A
A
A
1
2
3
4
5
44  
43  
42  
41  
40  
A
A
A
G
UB  
Industrial Temperature (– 40 to 85°C) Options  
E
DQL  
DQL  
DQL  
DQL  
6
39  
38  
37  
36  
35  
LB  
7
DQU  
DQU  
DQU  
DQU  
8
9
BLOCK DIAGRAM  
10  
OUTPUT  
ENABLE  
BUFFER  
G
HIGH BYTE OUTPUT ENABLE  
V
V
11  
12  
13  
14  
15  
34  
33  
32  
31  
30  
V
V
DD  
SS  
SS  
DD  
LOW BYTE OUTPUT ENABLE  
DQL  
DQL  
DQL  
DQU  
DQU  
DQU  
HIGH  
BYTE  
OUTPUT  
BUFFER  
9
8
8
ADDRESS  
BUFFERS  
A*  
9
ROW  
COLUMN  
DECODER DECODER  
18  
DQL  
W
16  
17  
29  
28  
DQU  
NC  
HIGH  
BYTE  
WRITE  
DRIVER  
8
A
A
A
A
A
18  
19  
20  
21  
22  
27  
26  
25  
24  
23  
A
A
A
A
A
CHIP  
ENABLE  
BUFFER  
E
8
SENSE  
AMPS  
256K x 16  
16  
BIT  
WRITE  
ENABLE  
BUFFER  
LOW  
BYTE  
OUTPUT  
BUFFER  
MEMORY  
ARRAY  
W
8
8
PIN NAMES  
A [17:0] . . . . . . . . . . . . . . . . . . Address Input  
E . . . . . . . . . . . . . . . . . . . . . . . . . Chip Enable  
W . . . . . . . . . . . . . . . . . . . . . . . Write Enable  
G . . . . . . . . . . . . . . . . . . . . . . Output Enable  
UB . . . . . . . . . . . . . . . . . . Upper Byte Select  
LB . . . . . . . . . . . . . . . . . . . Lower Byte Select  
DQL [7:0] . . . . . . . . . . . . Data I/O, Low Byte  
DQU [7:0] . . . . . . . . . . . Data I/O, High Byte  
LOW  
BYTE  
WRITE  
DRIVER  
8
LB  
UB  
8
BYTE  
ENABLE  
BUFFER  
HIGH BYTE WRITE ENABLE  
LOW BYTE WRITE ENABLE  
* Address (A) and Data (DQU, DQL) signals are assigned by customer, such that  
PCB layout is optimized for a given design.  
V
DD  
V
SS  
. . . . . . . . . . . . . . + 3.3 V Power Supply  
. . . . . . . . . . . . . . . . . . . . . . . . . . Ground  
NC . . . . . . . . . . . . . . . . . . . . . No Connection  
REV 8  
2/2/99  
Motorola, Inc. 1999  

与SCM6343TS12A相关器件

型号 品牌 获取价格 描述 数据表
SCM6343TS15A MOTOROLA

获取价格

Standard SRAM, 256KX16, 15ns, CMOS, PDSO44, TSOP2-44
SCM6343YJ10A MOTOROLA

获取价格

512KX8 STANDARD SRAM, 10ns, PDSO44, 0.400 INCH, SOJ-44
SCM6343YJ10AR MOTOROLA

获取价格

Standard SRAM, 512KX8, 10ns, CMOS, PDSO44, 0.400 INCH, SOJ-44
SCM6343YJ12A MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ12AR MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ15A MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ15AR MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM63F733ATQ10 MOTOROLA

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100
SCM63F733ATQ10 NXP

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100
SCM63F733ATQ10R MOTOROLA

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100