5秒后页面跳转
SCM6343TS15A PDF预览

SCM6343TS15A

更新时间: 2024-11-10 21:13:27
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 输入元件静态存储器光电二极管输出元件内存集成电路
页数 文件大小 规格书
10页 169K
描述
Standard SRAM, 256KX16, 15ns, CMOS, PDSO44, TSOP2-44

SCM6343TS15A 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:TSOP2
包装说明:TSOP2,针数:44
Reach Compliance Code:unknownECCN代码:3A991.B.2.A
HTS代码:8542.32.00.41风险等级:5.65
最长访问时间:15 ns其他特性:TTL COMPATIBLE INPUTS/OUTPUTS
JESD-30 代码:R-PDSO-G44JESD-609代码:e0
长度:18.41 mm内存密度:4194304 bit
内存集成电路类型:STANDARD SRAM内存宽度:16
功能数量:1端口数量:1
端子数量:44字数:262144 words
字数代码:256000工作模式:ASYNCHRONOUS
最高工作温度:85 °C最低工作温度:-40 °C
组织:256KX16输出特性:3-STATE
可输出:YES封装主体材料:PLASTIC/EPOXY
封装代码:TSOP2封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE并行/串行:PARALLEL
峰值回流温度(摄氏度):NOT SPECIFIED认证状态:Not Qualified
座面最大高度:1.2 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:0.8 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:10.16 mmBase Number Matches:1

SCM6343TS15A 数据手册

 浏览型号SCM6343TS15A的Datasheet PDF文件第2页浏览型号SCM6343TS15A的Datasheet PDF文件第3页浏览型号SCM6343TS15A的Datasheet PDF文件第4页浏览型号SCM6343TS15A的Datasheet PDF文件第5页浏览型号SCM6343TS15A的Datasheet PDF文件第6页浏览型号SCM6343TS15A的Datasheet PDF文件第7页 
Order this document  
by MCM6343/D  
SEMICONDUCTOR TECHNICAL DATA  
MCM6343  
Product Preview  
256K x 16 Bit 3.3 V Asynchronous  
Fast Static RAM  
The MCM6343 is a 4,194,304–bit static random access memory organized as  
262,144 words of 16 bits. Static design eliminates the need for external clocks  
or timing strobes.  
YJ PACKAGE  
400 MIL SOJ  
CASE 919–01  
The MCM6343 is equipped with chip enable (E), write enable (W), and output  
enable (G) pins, allowing for greater system flexibility and eliminating bus con-  
tention problems. Separate byte enable controls (LB and UB) allow individual  
bytes to be written and read. LB controls the lower bits DQ0 to DQ7, while UB  
controls the upper bits DQ8 to DQ15.  
TS PACKAGE  
TSOP TYPE II  
CASE 924A–02  
The MCM6343 is available in a 400 mil, 44–lead small–outline SOJ package  
and a 44–lead TSOP Type II package.  
PIN ASSIGNMENT  
Single 3.3 V ± 0.3 V Power Supply  
Fast Access Time: 12/15 ns  
Equal Address and Chip Enable Access Time  
All Inputs and Outputs are TTL Compatible  
Data Byte Control  
Fully Static Operation  
Power Operation: 250/240/230 mA Maximum, Active AC  
Commercial and Standard Industrial Temperature Option: – 40 to + 85°C  
A
A
A
A
A
1
2
3
4
5
44  
43  
42  
41  
40  
A
A
A
G
UB  
E
DQ0  
DQ1  
DQ2  
DQ3  
6
39  
38  
37  
36  
35  
LB  
7
DQ15  
DQ14  
DQ13  
DQ12  
8
BLOCK DIAGRAM  
9
OUTPUT  
ENABLE  
BUFFER  
G
A
HIGH BYTE OUTPUT ENABLE  
10  
V
V
11  
12  
13  
14  
15  
34  
33  
32  
31  
30  
V
V
DD  
SS  
LOW BYTE OUTPUT ENABLE  
SS  
DD  
HIGH  
BYTE  
9
8
8
DQ4  
DQ5  
DQ6  
DQ11  
DQ10  
DQ9  
ADDRESS  
BUFFERS  
OUTPUT  
BUFFER  
9
ROW  
COLUMN  
DECODER DECODER  
18  
DQ7  
W
16  
17  
29  
28  
DQ8  
NC  
HIGH  
BYTE  
WRITE  
DRIVER  
8
8
CHIP  
ENABLE  
BUFFER  
E
A
A
A
A
A
18  
19  
20  
21  
22  
27  
26  
25  
24  
23  
A
A
A
A
A
SENSE  
AMPS  
256K x 16  
BIT  
MEMORY  
ARRAY  
16  
LOW  
BYTE  
OUTPUT  
BUFFER  
WRITE  
ENABLE  
BUFFER  
W
8
8
PIN NAMES  
LOW  
BYTE  
WRITE  
DRIVER  
8
8
A0 – A17 . . . . . . . . . . . . . . . . . Address Input  
E . . . . . . . . . . . . . . . . . . . . . . . . . Chip Enable  
W . . . . . . . . . . . . . . . . . . . . . . . Write Enable  
G . . . . . . . . . . . . . . . . . . . . . . Output Enable  
UB . . . . . . . . . . . . . . . . . . . . . . . . Upper Byte  
LB . . . . . . . . . . . . . . . . . . . . . . . . . Lower Byte  
DQ0 – DQ15 . . . . . . . . . . Data Input/Output  
LB  
BYTE  
ENABLE  
BUFFER  
UB  
HIGH BYTE WRITE ENABLE  
LOW BYTE WRITE ENABLE  
V
V
. . . . . . . . . . . . . . + 3.3 V Power Supply  
. . . . . . . . . . . . . . . . . . . . . . . . . . Ground  
DD  
SS  
NC . . . . . . . . . . . . . . . . . . . . . No Connection  
This document contains information on a product under development. Motorola reserves the right to change or discontinue this product without notice.  
REV 2  
2/10/98  
Motorola, Inc. 1998  

与SCM6343TS15A相关器件

型号 品牌 获取价格 描述 数据表
SCM6343YJ10A MOTOROLA

获取价格

512KX8 STANDARD SRAM, 10ns, PDSO44, 0.400 INCH, SOJ-44
SCM6343YJ10AR MOTOROLA

获取价格

Standard SRAM, 512KX8, 10ns, CMOS, PDSO44, 0.400 INCH, SOJ-44
SCM6343YJ12A MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ12AR MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ15A MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM6343YJ15AR MOTOROLA

获取价格

256K x 15 Bit 3.3 V Asynchronous Fast Static RAM
SCM63F733ATQ10 MOTOROLA

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100
SCM63F733ATQ10 NXP

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100
SCM63F733ATQ10R MOTOROLA

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100
SCM63F733ATQ10R NXP

获取价格

128KX32 CACHE SRAM, 10ns, PQFP100, TQFP-100