5秒后页面跳转
MC74HC109DDR2 PDF预览

MC74HC109DDR2

更新时间: 2024-09-29 14:30:23
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
4页 138K
描述
HC/UH SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, SOIC-16

MC74HC109DDR2 技术参数

生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP,针数:16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.71系列:HC/UH
JESD-30 代码:R-PDSO-G16长度:9.9 mm
负载电容(CL):50 pF逻辑集成电路类型:J-KBAR FLIP-FLOP
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
传播延迟(tpd):53 ns认证状态:Not Qualified
座面最大高度:1.75 mm最大供电电压 (Vsup):6 V
最小供电电压 (Vsup):2 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:MILITARY端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
触发器类型:POSITIVE EDGE宽度:3.9 mm
最小 fmax:20 MHzBase Number Matches:1

MC74HC109DDR2 数据手册

 浏览型号MC74HC109DDR2的Datasheet PDF文件第2页浏览型号MC74HC109DDR2的Datasheet PDF文件第3页浏览型号MC74HC109DDR2的Datasheet PDF文件第4页 

与MC74HC109DDR2相关器件

型号 品牌 获取价格 描述 数据表
MC74HC109DDS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, PDSO16
MC74HC109DR2 MOTOROLA

获取价格

HC/UH SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16,
MC74HC109DS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, PDSO16
MC74HC109N MOTOROLA

获取价格

Dual J-K Flip-Flop with Set and Reset
MC74HC109ND MOTOROLA

获取价格

J-Kbar Flip-Flop, HC/UH Series, 2-Func, Positive Edge Triggered, 2-Bit, Complementary Outp
MC74HC109NDS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, PDIP16
MC74HC109NS MOTOROLA

获取价格

暂无描述
MC74HC10A ONSEMI

获取价格

Triple 3-Input NAND Gate High−Performance Silicon−Gate CMOS
MC74HC10A_13 ONSEMI

获取价格

Triple 3-Input NAND Gate
MC74HC10AD MOTOROLA

获取价格

Triple 3-Input NAND Gate