生命周期: | Obsolete | 包装说明: | , |
Reach Compliance Code: | unknown | ECCN代码: | 3A001.A.2.C |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.84 |
其他特性: | SECURITY FUSE | JESD-30 代码: | R-CDIP-T24 |
专用输入次数: | 11 | I/O 线路数量: | 9 |
端子数量: | 24 | 最高工作温度: | 125 °C |
最低工作温度: | -55 °C | 组织: | 11 DEDICATED INPUTS, 9 I/O |
输出函数: | COMBINATORIAL | 封装主体材料: | CERAMIC, METAL-SEALED COFIRED |
封装形状: | RECTANGULAR | 封装形式: | IN-LINE |
可编程逻辑类型: | OT PLD | 传播延迟: | 30 ns |
认证状态: | Not Qualified | 最大供电电压: | 5.5 V |
最小供电电压: | 4.5 V | 标称供电电压: | 5 V |
表面贴装: | NO | 技术: | TTL |
温度等级: | MILITARY | 端子形式: | THROUGH-HOLE |
端子位置: | DUAL | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
PLHS473A | NXP |
获取价格 |
IC FPGA, PQCC28, Field Programmable Gate Array | |
PLHS473A | PHILIPS |
获取价格 |
OT PLD, 22ns, PLA-Type, TTL, PQCC28 | |
PLHS473N | NXP |
获取价格 |
IC FPGA, PDIP24, Field Programmable Gate Array | |
PLHS473N | PHILIPS |
获取价格 |
OT PLD, 22ns, PLA-Type, TTL, PDIP24 | |
PLHS501 | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501/BXA | YAGEO |
获取价格 |
OT PLD, 45ns, Bipolar, CDIP64 | |
PLHS501A | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501A-T | NXP |
获取价格 |
OT PLD, PQCC52 | |
PLHS501I | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501IA | NXP |
获取价格 |
Programmable macro logic PML |