是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
包装说明: | DIP, DIP24,.3 | Reach Compliance Code: | unknown |
风险等级: | 5.92 | 架构: | PLA-TYPE |
JESD-30 代码: | R-PDIP-T24 | JESD-609代码: | e0 |
输入次数: | 20 | 输出次数: | 11 |
产品条款数: | 24 | 端子数量: | 24 |
最高工作温度: | 70 °C | 最低工作温度: | |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | DIP |
封装等效代码: | DIP24,.3 | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 电源: | 5 V |
可编程逻辑类型: | FIELD PROGRAMMABLE GATE ARRAY | 传播延迟: | 22 ns |
认证状态: | Not Qualified | 子类别: | Programmable Logic Devices |
标称供电电压: | 5 V | 表面贴装: | NO |
技术: | TTL | 温度等级: | COMMERCIAL |
端子面层: | Tin/Lead (Sn/Pb) | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
PLHS501 | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501/BXA | YAGEO |
获取价格 |
OT PLD, 45ns, Bipolar, CDIP64 | |
PLHS501A | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501A-T | NXP |
获取价格 |
OT PLD, PQCC52 | |
PLHS501I | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501IA | NXP |
获取价格 |
Programmable macro logic PML | |
PLHS501IA-T | NXP |
获取价格 |
OT PLD, PQCC52 | |
PLHS502A | NXP |
获取价格 |
OT PLD, PQCC52 | |
PLHS502A | PHILIPS |
获取价格 |
OT PLD, PLE-Type, TTL, PQCC68 | |
PLHS502A | YAGEO |
获取价格 |
OT PLD, TTL, PQCC68, |