5秒后页面跳转
PLHS473N PDF预览

PLHS473N

更新时间: 2024-11-08 19:59:27
品牌 Logo 应用领域
恩智浦 - NXP 光电二极管可编程逻辑
页数 文件大小 规格书
6页 326K
描述
IC FPGA, PDIP24, Field Programmable Gate Array

PLHS473N 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP24,.3Reach Compliance Code:unknown
风险等级:5.92架构:PLA-TYPE
JESD-30 代码:R-PDIP-T24JESD-609代码:e0
输入次数:20输出次数:11
产品条款数:24端子数量:24
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP24,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
可编程逻辑类型:FIELD PROGRAMMABLE GATE ARRAY传播延迟:22 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

PLHS473N 数据手册

 浏览型号PLHS473N的Datasheet PDF文件第2页浏览型号PLHS473N的Datasheet PDF文件第3页浏览型号PLHS473N的Datasheet PDF文件第4页浏览型号PLHS473N的Datasheet PDF文件第5页浏览型号PLHS473N的Datasheet PDF文件第6页 

与PLHS473N相关器件

型号 品牌 获取价格 描述 数据表
PLHS501 NXP

获取价格

Programmable macro logic PML
PLHS501/BXA YAGEO

获取价格

OT PLD, 45ns, Bipolar, CDIP64
PLHS501A NXP

获取价格

Programmable macro logic PML
PLHS501A-T NXP

获取价格

OT PLD, PQCC52
PLHS501I NXP

获取价格

Programmable macro logic PML
PLHS501IA NXP

获取价格

Programmable macro logic PML
PLHS501IA-T NXP

获取价格

OT PLD, PQCC52
PLHS502A NXP

获取价格

OT PLD, PQCC52
PLHS502A PHILIPS

获取价格

OT PLD, PLE-Type, TTL, PQCC68
PLHS502A YAGEO

获取价格

OT PLD, TTL, PQCC68,