5秒后页面跳转
MC74HC75DDR2 PDF预览

MC74HC75DDR2

更新时间: 2024-11-02 14:53:15
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
4页 130K
描述
D Latch, HC/UH Series, 2-Func, High Level Triggered, 2-Bit, Complementary Output, CMOS, PDSO16, SOIC-16

MC74HC75DDR2 技术参数

生命周期:Obsolete包装说明:SOIC-16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.82Is Samacsys:N
系列:HC/UHJESD-30 代码:R-PDSO-G16
长度:9.9 mm负载电容(CL):50 pF
逻辑集成电路类型:D LATCH位数:2
功能数量:2端子数量:16
最高工作温度:125 °C最低工作温度:-55 °C
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE传播延迟(tpd):44 ns
认证状态:Not Qualified座面最大高度:1.75 mm
最大供电电压 (Vsup):6 V最小供电电压 (Vsup):2 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:HIGH LEVEL
宽度:3.9 mmBase Number Matches:1

MC74HC75DDR2 数据手册

 浏览型号MC74HC75DDR2的Datasheet PDF文件第2页浏览型号MC74HC75DDR2的Datasheet PDF文件第3页浏览型号MC74HC75DDR2的Datasheet PDF文件第4页 

与MC74HC75DDR2相关器件

型号 品牌 获取价格 描述 数据表
MC74HC75DDS MOTOROLA

获取价格

D Latch, 2-Func, 2-Bit, CMOS, PDSO16
MC74HC75DR2 MOTOROLA

获取价格

HC/UH SERIES, DUAL HIGH LEVEL TRIGGERED D LATCH, COMPLEMENTARY OUTPUT, PDSO16, PLASTIC, SO
MC74HC75DS MOTOROLA

获取价格

D Latch, 2-Func, 2-Bit, CMOS, PDSO16
MC74HC75N MOTOROLA

获取价格

Dual 2-Bit Transparent Latch
MC74HC75ND MOTOROLA

获取价格

D Latch, HC/UH Series, 2-Func, High Level Triggered, 2-Bit, Complementary Output, CMOS, PD
MC74HC75NS MOTOROLA

获取价格

D Latch, 2-Func, 2-Bit, CMOS, PDIP16
MC74HC76 MOTOROLA

获取价格

Dual JK Flip-Flop With Set and Reset
MC74HC76D MOTOROLA

获取价格

Dual JK Flip-Flop With Set and Reset
MC74HC76DD MOTOROLA

获取价格

J-K Flip-Flop, HC/UH Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output,
MC74HC76DDR2 MOTOROLA

获取价格

HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, SO