是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Obsolete | 零件包装代码: | SOIC |
包装说明: | SOP, SOP8,.25 | 针数: | 8 |
Reach Compliance Code: | compliant | HTS代码: | 8542.39.00.01 |
风险等级: | 5.65 | Is Samacsys: | N |
其他特性: | NECL MODE: VCC=0 WITH VEE = -3.0V TO -5.5V | 系列: | 10EP |
输入调节: | DIFFERENTIAL | JESD-30 代码: | R-PDSO-G8 |
JESD-609代码: | e3 | 长度: | 4.9 mm |
逻辑集成电路类型: | LOW SKEW CLOCK DRIVER | 功能数量: | 1 |
反相输出次数: | 端子数量: | 8 | |
实输出次数: | 2 | 最高工作温度: | 85 °C |
最低工作温度: | -40 °C | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | SOP | 封装等效代码: | SOP8,.25 |
封装形状: | RECTANGULAR | 封装形式: | SMALL OUTLINE |
峰值回流温度(摄氏度): | NOT SPECIFIED | 电源: | -3.0/-5.5 V |
Prop。Delay @ Nom-Sup: | 0.3 ns | 传播延迟(tpd): | 0.3 ns |
认证状态: | Not Qualified | Same Edge Skew-Max(tskwd): | 0.12 ns |
座面最大高度: | 1.75 mm | 子类别: | Clock Drivers |
最大供电电压 (Vsup): | 5.5 V | 最小供电电压 (Vsup): | 3 V |
标称供电电压 (Vsup): | 3.3 V | 表面贴装: | YES |
技术: | ECL | 温度等级: | INDUSTRIAL |
端子面层: | MATTE TIN | 端子形式: | GULL WING |
端子节距: | 1.27 mm | 端子位置: | DUAL |
处于峰值回流温度下的最长时间: | NOT SPECIFIED | 宽度: | 3.9 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
MC100EP11DR2G | ONSEMI |
完全替代 |
3.3V / 5V ECL 1:2 Differential Fanout Buffer |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
MC100EP11DT | ONSEMI |
获取价格 |
3.3V / 5VECL 1:2 Differential Fanout Buffer | |
MC100EP11DTG | ONSEMI |
获取价格 |
3.3V / 5V ECL 1:2 Differential Fanout Buffer | |
MC100EP11DTR2 | ONSEMI |
获取价格 |
3.3V / 5VECL 1:2 Differential Fanout Buffer | |
MC100EP11DTR2G | ONSEMI |
获取价格 |
3.3V / 5V ECL 1:2 Differential Fanout Buffer | |
MC100EP11MNR4G | ONSEMI |
获取价格 |
3.3V / 5V ECL 1:2 Differential Fanout Buffer | |
MC100EP131 | ONSEMI |
获取价格 |
3.3V / 5V ECL Quad D Flip-Flop with Set, Reset, and Differential Clock | |
MC100EP131FA | ONSEMI |
获取价格 |
3.3V / 5V ECL Quad D Flip-Flop with Set, Reset, and Differential Clock | |
MC100EP131FAG | ROCHESTER |
获取价格 |
100E SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PQFP32, LEAD FREE, | |
MC100EP131FAG | ONSEMI |
获取价格 |
四路 D 型触发器,带设置、重置和差分时钟 | |
MC100EP131FAR2 | ONSEMI |
获取价格 |
3.3V / 5V ECL Quad D Flip-Flop with Set, Reset, and Differential Clock |