5秒后页面跳转
ISPLSI3256-50LG PDF预览

ISPLSI3256-50LG

更新时间: 2024-10-28 23:01:19
品牌 Logo 应用领域
莱迪思 - LATTICE 可编程逻辑
页数 文件大小 规格书
18页 1236K
描述
High Density Programmable Logic

ISPLSI3256-50LG 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:PGA包装说明:CERAMIC, PGA-167
针数:167Reach Compliance Code:compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.87其他特性:IN-SYSTEM PROGRAMMABLE; 5 EXTERNAL CLOCKS
最大时钟频率:37 MHz系统内可编程:YES
JESD-30 代码:S-CPGA-P167JESD-609代码:e0
JTAG BST:YES长度:44.45 mm
专用输入次数:I/O 线路数量:128
宏单元数:256端子数量:167
最高工作温度:70 °C最低工作温度:
组织:0 DEDICATED INPUTS, 128 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:PGA
封装等效代码:PGA167,17X17封装形状:SQUARE
封装形式:GRID ARRAY峰值回流温度(摄氏度):225
电源:5 V可编程逻辑类型:EE PLD
传播延迟:24.5 ns认证状态:Not Qualified
子类别:Programmable Logic Devices最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:PIN/PEG端子节距:2.54 mm
端子位置:PERPENDICULAR处于峰值回流温度下的最长时间:30
宽度:44.45 mmBase Number Matches:1

ISPLSI3256-50LG 数据手册

 浏览型号ISPLSI3256-50LG的Datasheet PDF文件第2页浏览型号ISPLSI3256-50LG的Datasheet PDF文件第3页浏览型号ISPLSI3256-50LG的Datasheet PDF文件第4页浏览型号ISPLSI3256-50LG的Datasheet PDF文件第5页浏览型号ISPLSI3256-50LG的Datasheet PDF文件第6页浏览型号ISPLSI3256-50LG的Datasheet PDF文件第7页 

与ISPLSI3256-50LG相关器件

型号 品牌 获取价格 描述 数据表
ISPLSI3256-50LM LATTICE

获取价格

High Density Programmable Logic
ISPLSI3256-50LM160 LATTICE

获取价格

EE PLD, 24.5ns, CMOS, PQFP160, MQUAD-160
ISPLSI3256-70LG LATTICE

获取价格

High Density Programmable Logic
ISPLSI3256-70LG167 LATTICE

获取价格

EE PLD, 18ns, CMOS, CPGA167, CERAMIC, PGA-167
ISPLSI3256-70LM LATTICE

获取价格

High Density Programmable Logic
ISPLSI3256-70LM160 LATTICE

获取价格

EE PLD, 18ns, CMOS, PQFP160, MQUAD-160
ISPLSI3256A-50LM LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-50LMI LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-70LM LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-70LMI LATTICE

获取价格

暂无描述