5秒后页面跳转
ISPLSI3256-50LM160 PDF预览

ISPLSI3256-50LM160

更新时间: 2024-10-29 15:46:39
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件可编程逻辑
页数 文件大小 规格书
21页 700K
描述
EE PLD, 24.5ns, CMOS, PQFP160, MQUAD-160

ISPLSI3256-50LM160 技术参数

生命周期:Obsolete零件包装代码:QFP
包装说明:QFP,针数:160
Reach Compliance Code:unknownECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:5.82
其他特性:TWIN ; 32 TWIN GLBS 5 EXTERNAL CLOCKS; SYNCHRONOUS & ASYNCHRONOUS CLOCKS最大时钟频率:37 MHz
JESD-30 代码:S-PQFP-G160长度:27.69 mm
专用输入次数:I/O 线路数量:128
端子数量:160最高工作温度:70 °C
最低工作温度:组织:0 DEDICATED INPUTS, 128 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QFP封装形状:SQUARE
封装形式:FLATPACK可编程逻辑类型:EE PLD
传播延迟:24.5 ns认证状态:Not Qualified
座面最大高度:3.96 mm最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子形式:GULL WING
端子节距:0.65 mm端子位置:QUAD
宽度:27.69 mmBase Number Matches:1

ISPLSI3256-50LM160 数据手册

 浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第2页浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第3页浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第4页浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第5页浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第6页浏览型号ISPLSI3256-50LM160的Datasheet PDF文件第7页 

与ISPLSI3256-50LM160相关器件

型号 品牌 获取价格 描述 数据表
ISPLSI3256-70LG LATTICE

获取价格

High Density Programmable Logic
ISPLSI3256-70LG167 LATTICE

获取价格

EE PLD, 18ns, CMOS, CPGA167, CERAMIC, PGA-167
ISPLSI3256-70LM LATTICE

获取价格

High Density Programmable Logic
ISPLSI3256-70LM160 LATTICE

获取价格

EE PLD, 18ns, CMOS, PQFP160, MQUAD-160
ISPLSI3256A-50LM LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-50LMI LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-70LM LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-70LMI LATTICE

获取价格

暂无描述
ISPLSI3256A-70LQ LATTICE

获取价格

In-System Programmable High Density PLD
ISPLSI3256A-70LQI LATTICE

获取价格

In-System Programmable High Density PLD