5秒后页面跳转
HY5W2A6CSF-S PDF预览

HY5W2A6CSF-S

更新时间: 2024-01-09 08:29:43
品牌 Logo 应用领域
其他 - ETC 动态存储器
页数 文件大小 规格书
24页 407K
描述
SDRAM|4X2MX16|CMOS|BGA|54PIN|PLASTIC

HY5W2A6CSF-S 技术参数

生命周期:Obsolete零件包装代码:BGA
包装说明:TFBGA, BGA54,9X9,32针数:54
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.32.00.02风险等级:5.84
访问模式:FOUR BANK PAGE BURST最长访问时间:7 ns
其他特性:AUTO/SELF REFRESH最大时钟频率 (fCLK):100 MHz
I/O 类型:COMMON交错的突发长度:1,2,4,8
JESD-30 代码:R-PBGA-B54JESD-609代码:e1
长度:10.5 mm内存密度:134217728 bit
内存集成电路类型:SYNCHRONOUS DRAM内存宽度:16
功能数量:1端口数量:1
端子数量:54字数:8388608 words
字数代码:8000000工作模式:SYNCHRONOUS
最高工作温度:85 °C最低工作温度:-25 °C
组织:8MX16输出特性:3-STATE
封装主体材料:PLASTIC/EPOXY封装代码:TFBGA
封装等效代码:BGA54,9X9,32封装形状:RECTANGULAR
封装形式:GRID ARRAY, THIN PROFILE, FINE PITCH电源:1.8/2.5,2.5 V
认证状态:Not Qualified刷新周期:4096
座面最大高度:1.07 mm自我刷新:YES
连续突发长度:1,2,4,8,FP最大待机电流:0.0005 A
子类别:DRAMs最大压摆率:0.125 mA
最大供电电压 (Vsup):2.7 V最小供电电压 (Vsup):2.3 V
标称供电电压 (Vsup):2.5 V表面贴装:YES
技术:CMOS温度等级:OTHER
端子面层:TIN SILVER COPPER端子形式:BALL
端子节距:0.8 mm端子位置:BOTTOM
宽度:8.3 mmBase Number Matches:1

HY5W2A6CSF-S 数据手册

 浏览型号HY5W2A6CSF-S的Datasheet PDF文件第17页浏览型号HY5W2A6CSF-S的Datasheet PDF文件第18页浏览型号HY5W2A6CSF-S的Datasheet PDF文件第19页浏览型号HY5W2A6CSF-S的Datasheet PDF文件第21页浏览型号HY5W2A6CSF-S的Datasheet PDF文件第22页浏览型号HY5W2A6CSF-S的Datasheet PDF文件第23页 
HY5W2A6C(L/S)F / HY57W2A1620HC(L/S)T  
HY5W26CF / HY57W281620HCT  
AC CHARACTERISTICS II (AC operating conditions unless otherwise noted)  
S
B
H
P
Parameter  
RAS Cycle Time  
Note  
Symbol  
Unit  
Min Max Min Max  
Min Max Min Max  
65  
tRC  
-
-
70  
20  
-
-
70  
30  
-
-
90  
30  
-
-
ns  
ns  
RAS to CAS Delay  
tRCD  
20  
45  
20  
15  
1
RAS Active Time  
tRAS  
100K 50  
100K 50  
100K 60  
100K ns  
RAS Precharge Time  
tRP  
-
-
-
-
-
-
-
-
-
-
20  
20  
1
-
-
-
-
-
-
-
-
-
-
30  
20  
1
-
-
-
-
-
-
-
-
-
-
30  
20  
1
-
-
-
-
-
-
-
-
-
-
ns  
RAS to RAS Bank Active Delay  
CAS to CAS Delay  
tRRD  
ns  
tCCD  
tCK  
tCK  
tCK  
tCK  
tCK  
tCK  
tCK  
tCK  
Write Command to Data-In Delay  
Data-in to Precharge Command  
Data-In to Active Command  
DQM to Data-Out Hi-Z  
DQM to Data-In Mask  
tWTL  
0
0
0
0
tDPL  
2
1
1
1
tDAL  
5
3
3
3
tDQZ  
tDQM  
2
2
2
2
0
0
0
0
MRS to New Command  
tMRD  
2
2
2
2
Precharge to Data  
Output High-Z  
CAS Latency=3 tPROZ3  
3
3
3
3
CAS Latency=2 tPROZ2  
2
1
1
-
2
1
1
-
2
1
1
-
2
1
1
-
tCK  
tCK  
tCK  
ns  
Power Down Exit Time  
Self Refresh Exit Time  
Refresh Time  
tDPE  
tSRE  
tREF  
-
-
-
-
-
-
-
-
1
64  
64  
64  
64  
Note : 1. A new command can be given tRRC after self refresh exit.  
Rev. 1.3 / Dec. 01  
21  

与HY5W2A6CSF-S相关器件

型号 品牌 描述 获取价格 数据表
HY5W2B6DLF-HE HYNIX 4Banks x 2M x 16bits Synchronous DRAM

获取价格

HY5W2B6DLFP-HE HYNIX 4Banks x 2M x 16bits Synchronous DRAM

获取价格

HY5W6B6DLF-HE HYNIX 4Banks x1M x 16bits Synchronous DRAM

获取价格

HY5W6B6DLF-PE HYNIX 4Banks x1M x 16bits Synchronous DRAM

获取价格

HY5W6B6DLFP-HE HYNIX 4Banks x1M x 16bits Synchronous DRAM

获取价格

HY5W6B6DLFP-PE HYNIX 4Banks x1M x 16bits Synchronous DRAM

获取价格