5秒后页面跳转
CDCDB400RHBR PDF预览

CDCDB400RHBR

更新时间: 2024-11-19 11:13:47
品牌 Logo 应用领域
德州仪器 - TI 时钟PC
页数 文件大小 规格书
33页 2272K
描述
适用于 PCIe® 第 1 代到第 5 代的 4 路输出时钟缓冲器 | RHB | 32 | -40 to 105

CDCDB400RHBR 数据手册

 浏览型号CDCDB400RHBR的Datasheet PDF文件第2页浏览型号CDCDB400RHBR的Datasheet PDF文件第3页浏览型号CDCDB400RHBR的Datasheet PDF文件第4页浏览型号CDCDB400RHBR的Datasheet PDF文件第5页浏览型号CDCDB400RHBR的Datasheet PDF文件第6页浏览型号CDCDB400RHBR的Datasheet PDF文件第7页 
CDCDB400  
ZHCSOD8A – NOVEMBER 2021 – REVISED MAY 2022  
CDCDB400 适用于第 1 代到第 6 PCIe、符合 DB800ZL 准的 4 时钟缓冲  
1 特性  
2 应用  
微服务器和塔式服务器  
具有可编程集成 85Ω(默认值)或 100Ω 差分输出  
存储区域网络和主机总线适配器卡  
网络连接存储  
终端的 4 LP-HCSL 输出  
4 硬件输出使能端 (OE#) 控制装置  
使用第 6 PCIE 滤波器之后的附加相位抖动:  
20fs RMS(最大值)  
硬件加速器  
机架式服务器  
通信交换机  
使用第 5 PCIE 滤波器之后的附加相位抖动:  
25fs RMS(最大值)  
模块化计算机  
CT PET 扫描仪  
加固型 PC 和笔记本电脑  
使用 DB2000Q 滤波器之后的附加相位抖动:38fs  
RMS(最大值)  
支持公共时钟 (CC) 和单独基准 (IR) 架构  
与扩频兼容  
3 说明  
CDCDB400 一款符合 DB800ZL 准的 4 出  
LP-HCSL 时钟缓冲器,能够为采用 CCSRNS 或  
SRIS 构的第 1 到第 6 PCIeQuickPath  
Interconnect (QPI)UPISAS SATA 口分配  
基准时钟。使用 SMBus 接口和四输出使能引脚,可  
以单独配置和控制所有四个输出。CDCDB400 是一款  
DB800ZL 衍生缓冲器,符合或超过 DB800ZL 中的系  
统参数规格。该器件还符合或超过了 DB2000Q 规格  
中的参数。CDCDB400 采用 5mm × 5mm 32 引脚  
VQFN 封装。  
输出到输出偏斜:< 50ps  
输入到输出延迟:< 3ns  
失效防护输入  
可编程输出转换率控制  
3 个可选 SMBus 地址  
3.3V 内核和 IO 电源电压  
硬件控制的低功耗模式 (PD#)  
电流消耗:46mA(最大值)  
5mm × 5mm 32 引脚 VQFN 封装  
器件信息  
器件型号  
CDCDB400  
封装 (1)  
封装尺寸(标称值)  
VQFN (32)  
5.00mm × 5.00mm  
(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附  
录。  
PCIe Device  
PCIe Gen 4-5  
Clock  
Generator  
4
LP-HCSL  
CDCDB400  
4x LP-HSCL Output Buffer  
LP-HCSL  
OE#  
Control  
SMBus  
Control  
Control Interface  
CDCDB400 系统图  
本文档旨在为方便起见,提供有关 TI 产品中文版本的信息,以确认产品的概要。有关适用的官方英文版本的最新信息,请访问  
www.ti.com,其内容始终优先。TI 不保证翻译的准确性和有效性。在实际设计之前,请务必参考最新版本的英文版本。  
English Data Sheet: SNAS833  
 
 
 
 

与CDCDB400RHBR相关器件

型号 品牌 获取价格 描述 数据表
CDCDB400RHBT TI

获取价格

适用于 PCIe® 第 1 代到第 5 代的 4 路输出时钟缓冲器 | RHB | 32
CDCDB800 TI

获取价格

适用于 PCIe® 第 1 代到第 5 代 8 路输出时钟缓冲器
CDCDB800RSLR TI

获取价格

适用于 PCIe® 第 1 代到第 5 代 8 路输出时钟缓冲器 | RSL |
CDCDB800RSLT TI

获取价格

适用于 PCIe® 第 1 代到第 5 代 8 路输出时钟缓冲器 | RSL |
CDCDB803 TI

获取价格

用于 PCIe® 第 1 代至第 5 代的 8 输出时钟缓冲器,具有可选的 SMBus 地
CDCDB803RSLR TI

获取价格

用于 PCIe® 第 1 代至第 5 代的 8 输出时钟缓冲器,具有可选的 SMBus 地
CDCDB803RSLT TI

获取价格

用于 PCIe® 第 1 代至第 5 代的 8 输出时钟缓冲器,具有可选的 SMBus 地
CDCDLP223 TI

获取价格

3.3 V Clock Synthesizer for DLP TM Systems
CDCDLP223_07 TI

获取价格

3.3 V Clock Synthesizer for DLP Systems
CDCDLP223PW TI

获取价格

用于 DLP 系统的 3.3V 时钟合成器 | PW | 20 | -40 to 85