5秒后页面跳转
ADCLK946 PDF预览

ADCLK946

更新时间: 2024-02-26 09:21:30
品牌 Logo 应用领域
亚德诺 - ADI 时钟
页数 文件大小 规格书
12页 354K
描述
Six LVPECL Outputs, SiGe Clock Fanout Buffer

ADCLK946 技术参数

是否无铅:含铅是否Rohs认证:符合
生命周期:Active零件包装代码:QFN
包装说明:HVQCCN, LCC24,.16SQ,20针数:24
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:1.83
Samacsys Confidence:3Samacsys Status:Released
Samacsys PartID:579004Samacsys Pin Count:25
Samacsys Part Category:Integrated CircuitSamacsys Package Category:Quad Flat No-Lead
Samacsys Footprint Name:CP-24-2-+-+Samacsys Released Date:2017-01-11 11:21:59
Is Samacsys:N系列:946
输入调节:DIFFERENTIALJESD-30 代码:S-XQCC-N24
JESD-609代码:e3长度:4 mm
逻辑集成电路类型:LOW SKEW CLOCK DRIVER湿度敏感等级:3
功能数量:1反相输出次数:
端子数量:24实输出次数:6
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:UNSPECIFIED封装代码:HVQCCN
封装等效代码:LCC24,.16SQ,20封装形状:SQUARE
封装形式:CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE峰值回流温度(摄氏度):260
电源:3.3 VProp。Delay @ Nom-Sup:0.22 ns
传播延迟(tpd):0.22 ns认证状态:Not Qualified
Same Edge Skew-Max(tskwd):0.28 ns座面最大高度:1 mm
子类别:Clock Drivers最大供电电压 (Vsup):3.63 V
最小供电电压 (Vsup):2.97 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:BIPOLAR
温度等级:INDUSTRIAL端子面层:Matte Tin (Sn)
端子形式:NO LEAD端子节距:0.5 mm
端子位置:QUAD处于峰值回流温度下的最长时间:40
宽度:4 mmBase Number Matches:1

ADCLK946 数据手册

 浏览型号ADCLK946的Datasheet PDF文件第5页浏览型号ADCLK946的Datasheet PDF文件第6页浏览型号ADCLK946的Datasheet PDF文件第7页浏览型号ADCLK946的Datasheet PDF文件第9页浏览型号ADCLK946的Datasheet PDF文件第10页浏览型号ADCLK946的Datasheet PDF文件第11页 
ADCLK946  
1.56  
1.54  
1.52  
1.50  
1.48  
1.46  
1.44  
1.42  
–90  
–100  
–110  
–120  
–130  
–140  
–150  
–160  
–170  
–40°C  
+25°C  
+85°C  
ADCLK946  
CLOCK SOURCE  
2.75 2.85 2.95 3.05 3.15 3.25 3.35 3.45 3.55 3.65 3.75  
10  
100  
1k  
10k  
100k  
1M  
10M  
100M  
POWER SUPPLY (V)  
FREQUENCY OFFSET (Hz)  
Figure 9. Differential Output Swing vs. Power Supply Voltage vs. Temperature,  
VID = 1.6 V p-p  
Figure 11. Absolute Phase Noise Measured @1 GHz with Agilent E5052  
300  
250  
200  
150  
100  
50  
300  
I
VCC  
250  
200  
150  
100  
50  
+85°C  
+25°C  
–40°C  
I
VEE  
0
0
0
5
10  
15  
20  
25  
2.97  
3.30  
POWER SUPPLY (V)  
3.63  
INPUT SLEW RATE (V/ns)  
Figure 12. RMS Jitter vs. Input Slew Rate, VID Method  
Figure 10. Power Supply Current vs. Power Supply Voltage vs. Temperature,  
All Outputs Loaded (50 Ω to VCC − 2 V)  
Rev. 0 | Page 8 of 12  
 
 

与ADCLK946相关器件

型号 品牌 描述 获取价格 数据表
ADCLK946/PCBZ ADI Six LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK946BCPZ ADI Six LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK946BCPZ-REEL7 ADI Six LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK948 ADI Two Selectable Inputs, 8 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK948/PCBZ ADI Two Selectable Inputs, 8 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格

ADCLK948BCPZ ADI Two Selectable Inputs, 8 LVPECL Outputs, SiGe Clock Fanout Buffer

获取价格