Contents
STA333BW
6.5.8
Soft volume update enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
6.6
Configuration register F (0x05) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
6.6.1
6.6.2
6.6.3
6.6.4
6.6.5
6.6.6
6.6.7
Output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Invalid input detect mute enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Binary output mode clock loss detection . . . . . . . . . . . . . . . . . . . . . . . . 38
LRCK double trigger protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Auto EAPD on clock loss . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
IC power down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
External amplifier power down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
6.7
Volume control registers (0x06 to 0x0A) . . . . . . . . . . . . . . . . . . . . . . . . . 39
6.7.1
6.7.2
6.7.3
6.7.4
6.7.5
Mute/line output configuration register . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Master volume register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Channel 1 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Channel 2 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Channel 3 / line output volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
6.8
6.9
Auto mode registers (0x0B and 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
6.8.1
6.8.2
6.8.3
6.8.4
AutoMode register 1 (0x0B) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
AutoMode register 2 (0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
AM interference frequency switching . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Bass management crossover . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Channel configuration registers ( 0x0E to 0x10) . . . . . . . . . . . . . . . . . . . 43
6.9.1
6.9.2
6.9.3
6.9.4
6.9.5
6.9.6
Tone control bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
EQ bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Volume bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Binary output enable registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Limiter select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Output mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
6.10 Tone control register (0x11) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
6.10.1 Tone control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
6.11 Dynamics control registers (0x12 to 0x15) . . . . . . . . . . . . . . . . . . . . . . . . 46
6.11.1 Limiter 1 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
6.11.2 Limiter 1 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
6.11.3 Limiter 2 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
6.11.4 Limiter 2 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
6.12 User-defined coefficient control registers (0x16 to 0x26) . . . . . . . . . . . . . 50
6.12.1 Coefficient address register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
4/64