5秒后页面跳转
N74F109N,602 PDF预览

N74F109N,602

更新时间: 2024-01-25 10:36:32
品牌 Logo 应用领域
恩智浦 - NXP 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
10页 95K
描述
74F109 - Positive J-Knot positive edge-triggered flip-flops DIP 16-Pin

N74F109N,602 技术参数

是否Rohs认证:符合生命周期:Transferred
零件包装代码:DIP包装说明:DIP, DIP16,.3
针数:16Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.17
Is Samacsys:N系列:F/FAST
JESD-30 代码:R-PDIP-T16JESD-609代码:e4
长度:19.025 mm负载电容(CL):50 pF
逻辑集成电路类型:J-KBAR FLIP-FLOP最大频率@ Nom-Sup:90000000 Hz
最大I(ol):0.02 A位数:2
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP16,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):260电源:5 V
最大电源电流(ICC):17 mA传播延迟(tpd):9.2 ns
认证状态:Not Qualified座面最大高度:4.2 mm
子类别:FF/Latches最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:NICKEL PALLADIUM GOLD
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGE宽度:7.62 mm
最小 fmax:90 MHzBase Number Matches:1

N74F109N,602 数据手册

 浏览型号N74F109N,602的Datasheet PDF文件第2页浏览型号N74F109N,602的Datasheet PDF文件第3页浏览型号N74F109N,602的Datasheet PDF文件第4页浏览型号N74F109N,602的Datasheet PDF文件第5页浏览型号N74F109N,602的Datasheet PDF文件第6页浏览型号N74F109N,602的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74F109  
Positive J-K positive edge-triggered  
flip-flops  
Product specification  
IC15 Data Handbook  
1990 Oct 23  
Philips  
Semiconductors  

与N74F109N,602相关器件

型号 品牌 获取价格 描述 数据表
N74F109N-B PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16
N74F10D NXP

获取价格

Triple 3-input NAND gate
N74F10D,602 NXP

获取价格

74F10 - Triple 3-input NAND gate SOIC 14-Pin
N74F10D,623 NXP

获取价格

74F10 - Triple 3-input NAND gate SOIC 14-Pin
N74F10DB NXP

获取价格

NAND Gate, TTL, PDSO14
N74F10D-T ETC

获取价格

Triple 3-input NAND Gate
N74F10N NXP

获取价格

Triple 3-input NAND gate
N74F10N-B NXP

获取价格

NAND Gate, TTL, PDIP14
N74F112D NXP

获取价格

Dual J-K negative edge-triggered flip-flop
N74F112D YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output