5秒后页面跳转
N74F112D PDF预览

N74F112D

更新时间: 2024-02-20 14:55:56
品牌 Logo 应用领域
国巨 - YAGEO 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
2页 66K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, PDSO16

N74F112D 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.57Is Samacsys:N
系列:F/FASTJESD-30 代码:R-PDSO-G16
负载电容(CL):50 pF逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:2
端子数量:16最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装形状:RECTANGULAR
封装形式:SMALL OUTLINE最大电源电流(ICC):21 mA
传播延迟(tpd):7.5 ns认证状态:Not Qualified
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子形式:GULL WING端子位置:DUAL
触发器类型:NEGATIVE EDGE最小 fmax:100 MHz
Base Number Matches:1

N74F112D 数据手册

 浏览型号N74F112D的Datasheet PDF文件第2页 

与N74F112D相关器件

型号 品牌 获取价格 描述 数据表
N74F112D,602 NXP

获取价格

N74F112D
N74F112D,623 NXP

获取价格

N74F112D
N74F112DB PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO16
N74F112D-T PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO16,
N74F112D-T YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
N74F112N NXP

获取价格

Dual J-K negative edge-triggered flip-flop
N74F112N YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
N74F112N,602 NXP

获取价格

N74F112N
N74F112N-B PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP16
N74F113D NXP

获取价格

Dual J-K negative edge-triggered flip-flops without reset