5秒后页面跳转
N74F112D-T PDF预览

N74F112D-T

更新时间: 2024-09-28 20:17:51
品牌 Logo 应用领域
国巨 - YAGEO 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
2页 66K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, PDSO16

N74F112D-T 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.57系列:F/FAST
JESD-30 代码:R-PDSO-G16负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
最大电源电流(ICC):21 mA传播延迟(tpd):7.5 ns
认证状态:Not Qualified最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:COMMERCIAL端子形式:GULL WING
端子位置:DUAL触发器类型:NEGATIVE EDGE
最小 fmax:100 MHzBase Number Matches:1

N74F112D-T 数据手册

 浏览型号N74F112D-T的Datasheet PDF文件第2页 

与N74F112D-T相关器件

型号 品牌 获取价格 描述 数据表
N74F112N NXP

获取价格

Dual J-K negative edge-triggered flip-flop
N74F112N YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
N74F112N,602 NXP

获取价格

N74F112N
N74F112N-B PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP16
N74F113D NXP

获取价格

Dual J-K negative edge-triggered flip-flops without reset
N74F113D,602 NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113D,623 NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113D-T NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113N NXP

获取价格

Dual J-K negative edge-triggered flip-flops without reset
N74F113N,602 NXP

获取价格

N74F113N