5秒后页面跳转
N74F114D-T PDF预览

N74F114D-T

更新时间: 2024-02-08 06:04:51
品牌 Logo 应用领域
飞利浦 - PHILIPS 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
5页 354K
描述
J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO14,

N74F114D-T 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.84其他特性:WITH INDIVIDUAL SET INPUTS
系列:F/FASTJESD-30 代码:R-PDSO-G14
负载电容(CL):50 pF逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:1
端子数量:14最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装形状:RECTANGULAR
封装形式:SMALL OUTLINE最大电源电流(ICC):21 mA
传播延迟(tpd):8.5 ns认证状态:Not Qualified
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子形式:GULL WING端子位置:DUAL
触发器类型:NEGATIVE EDGE最小 fmax:80 MHz
Base Number Matches:1

N74F114D-T 数据手册

 浏览型号N74F114D-T的Datasheet PDF文件第2页浏览型号N74F114D-T的Datasheet PDF文件第3页浏览型号N74F114D-T的Datasheet PDF文件第4页浏览型号N74F114D-T的Datasheet PDF文件第5页 

与N74F114D-T相关器件

型号 品牌 获取价格 描述 数据表
N74F114N NXP

获取价格

Dual J-K negative edge-triggered flip-flop with common clock and reset
N74F114N-B PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14
N74F11D NXP

获取价格

Triple 3-input NAND gate
N74F11D,602 NXP

获取价格

74F11 - Triple 3-input AND gate SOIC 14-Pin
N74F11D-T ETC

获取价格

Triple 3-input AND Gate
N74F11N NXP

获取价格

Triple 3-input NAND gate
N74F11N,602 NXP

获取价格

74F11 - Triple 3-input AND gate DIP 14-Pin
N74F1240D NXP

获取价格

Octal inverter buffer 3-State
N74F1240D PHILIPS

获取价格

Bus Driver, 2-Func, 4-Bit, Inverted Output, TTL, PDSO20,
N74F1240DB ETC

获取价格

Dual 4-Bit Inverting Buffer/Driver