5秒后页面跳转
N74F114DB PDF预览

N74F114DB

更新时间: 2024-02-15 22:11:37
品牌 Logo 应用领域
飞利浦 - PHILIPS 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
5页 354K
描述
J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO14

N74F114DB 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:SOP, SOP14,.25Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-PDSO-G14
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:80000000 Hz最大I(ol):0.02 A
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP14,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:5 V
最大电源电流(ICC):21 mA子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
触发器类型:NEGATIVE EDGEBase Number Matches:1

N74F114DB 数据手册

 浏览型号N74F114DB的Datasheet PDF文件第2页浏览型号N74F114DB的Datasheet PDF文件第3页浏览型号N74F114DB的Datasheet PDF文件第4页浏览型号N74F114DB的Datasheet PDF文件第5页 

与N74F114DB相关器件

型号 品牌 获取价格 描述 数据表
N74F114D-T PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO14,
N74F114N NXP

获取价格

Dual J-K negative edge-triggered flip-flop with common clock and reset
N74F114N-B PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14
N74F11D NXP

获取价格

Triple 3-input NAND gate
N74F11D,602 NXP

获取价格

74F11 - Triple 3-input AND gate SOIC 14-Pin
N74F11D-T ETC

获取价格

Triple 3-input AND Gate
N74F11N NXP

获取价格

Triple 3-input NAND gate
N74F11N,602 NXP

获取价格

74F11 - Triple 3-input AND gate DIP 14-Pin
N74F1240D NXP

获取价格

Octal inverter buffer 3-State
N74F1240D PHILIPS

获取价格

Bus Driver, 2-Func, 4-Bit, Inverted Output, TTL, PDSO20,