5秒后页面跳转
N74F113D PDF预览

N74F113D

更新时间: 2024-02-02 10:19:49
品牌 Logo 应用领域
恩智浦 - NXP 触发器锁存器逻辑集成电路光电二极管
页数 文件大小 规格书
10页 85K
描述
Dual J-K negative edge-triggered flip-flops without reset

N74F113D 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-PDIP-T14
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:80000000 Hz最大I(ol):0.02 A
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):21 mA子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
触发器类型:NEGATIVE EDGEBase Number Matches:1

N74F113D 数据手册

 浏览型号N74F113D的Datasheet PDF文件第2页浏览型号N74F113D的Datasheet PDF文件第3页浏览型号N74F113D的Datasheet PDF文件第4页浏览型号N74F113D的Datasheet PDF文件第5页浏览型号N74F113D的Datasheet PDF文件第6页浏览型号N74F113D的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74F113  
Dual J-K negative edge-triggered  
flip-flops without reset  
Product specification  
IC15 Data Handbook  
1991 Feb 14  
Philips  
Semiconductors  

与N74F113D相关器件

型号 品牌 获取价格 描述 数据表
N74F113D,602 NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113D,623 NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113D-T NXP

获取价格

IC F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
N74F113N NXP

获取价格

Dual J-K negative edge-triggered flip-flops without reset
N74F113N,602 NXP

获取价格

N74F113N
N74F113N-B ETC

获取价格

J-K-Type Flip-Flop
N74F114D NXP

获取价格

Dual J-K negative edge-triggered flip-flop with common clock and reset
N74F114DB PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO14
N74F114D-T PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDSO14,
N74F114N NXP

获取价格

Dual J-K negative edge-triggered flip-flop with common clock and reset