5秒后页面跳转
IC42S16102-5BG PDF预览

IC42S16102-5BG

更新时间: 2024-02-27 22:17:28
品牌 Logo 应用领域
矽成 - ICSI 内存集成电路动态存储器时钟
页数 文件大小 规格书
78页 764K
描述
512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

IC42S16102-5BG 技术参数

是否Rohs认证: 符合生命周期:Obsolete
包装说明:SOP, TSOP50,.46,32Reach Compliance Code:compliant
风险等级:5.75访问模式:DUAL BANK PAGE BURST
最长访问时间:4.5 ns其他特性:AUTO/SELF REFRESH
最大时钟频率 (fCLK):200 MHzI/O 类型:COMMON
交错的突发长度:1,2,4,8JESD-30 代码:R-PDSO-G50
JESD-609代码:e3内存密度:16777216 bit
内存集成电路类型:SYNCHRONOUS DRAM内存宽度:16
功能数量:1端口数量:1
端子数量:50字数:1048576 words
字数代码:1000000工作模式:SYNCHRONOUS
最高工作温度:85 °C最低工作温度:-40 °C
组织:1MX16输出特性:3-STATE
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:TSOP50,.46,32封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:3.3 V
认证状态:Not Qualified刷新周期:4096
自我刷新:YES连续突发长度:1,2,4,8,FP
最大待机电流:0.002 A子类别:DRAMs
最大压摆率:0.15 mA最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Matte Tin (Sn) - annealed
端子形式:GULL WING端子节距:0.8 mm
端子位置:DUALBase Number Matches:1

IC42S16102-5BG 数据手册

 浏览型号IC42S16102-5BG的Datasheet PDF文件第1页浏览型号IC42S16102-5BG的Datasheet PDF文件第2页浏览型号IC42S16102-5BG的Datasheet PDF文件第4页浏览型号IC42S16102-5BG的Datasheet PDF文件第5页浏览型号IC42S16102-5BG的Datasheet PDF文件第6页浏览型号IC42S16102-5BG的Datasheet PDF文件第7页 
IC42S16102  
60-BALL VF-BGA ( 16M SDRAM )  
A10  
A0  
VDD  
A3  
NC  
NC  
CS  
CAS  
WE  
DQ7  
DQ6 DQ5 DQ3  
VSSQ VDDQ DQ4  
DQ1  
A1  
A2  
NC  
NC  
DQ2  
VDD  
DQ0  
7
6
5
4
3
2
1
NC  
VSSQ  
NC  
RAS LDQM  
VDDQ  
A7  
A8  
A5  
A6  
P
A9  
UDQM  
NC  
NC  
NC  
DQ11 VDDQ VSSQ DQ15  
A4  
VSS  
R
NC  
CKE  
L
CLK  
VDDQ VSSQ  
A11  
DQ8  
NC  
NC  
DQ10 DQ12 DQ13 DQ14 VSS  
DQ9  
N
M
K
J
H
G
F
E
D
C
B
A
PIN DESCRIPTIONS  
A0 - A10  
Address  
Row Address : RA0 - RA11, Column Address : CA0 - CA7  
Auto-precharge flag : A10  
A11  
Bank Address  
Selects bank to be activated during RAS activity  
Selects bank to be read/written during CAS activity  
DQ0 - DQ15  
CLK  
Data Input/Output  
Clock  
Multiplexed data input / output pin  
The system clock input.All other inputs are registered to the SDRAM  
on the rising edge of CLK  
CKE  
Clock Enable  
Controls internal clock signal and when deactivated,the SDRAM will  
be one of the states among power down,suspend or self refresh  
CS  
Chip Select  
Enables or disables all inputs except CLK, CKE and DQM  
RAS  
CAS  
WE  
Row Address Strobe  
Column Address Strobe  
Write Enable  
RAS,CAS and WE define the operation  
Refer function truth table for details  
LDQM,UDQM Data Input/Output Mask  
Controls output buffers in read mode and masks input data in write  
mode  
VDD/VSS  
VDDQ/VSSQ  
NC  
Power Supply/Ground  
Data Output Power/Ground Power supply for output buffers  
No Connection No Connection  
Power supply for internal circuits and input buffers  
Integrated Circuit Solution Inc.  
3
DR042-0A 01/18/2005  

与IC42S16102-5BG相关器件

型号 品牌 描述 获取价格 数据表
IC42S16102-5BIG ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格

IC42S16102-5T ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格

IC42S16102-5TG ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格

IC42S16102-5TI ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格

IC42S16102-5TIG ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格

IC42S16102-6BG ICSI 512K x 16 Bit x 2 Banks (16-MBIT) SDRAM

获取价格