5秒后页面跳转
HEF4027BT,652 PDF预览

HEF4027BT,652

更新时间: 2024-11-11 21:19:47
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
14页 104K
描述
HEF4027B - Dual JK flip-flop SOP 16-Pin

HEF4027BT,652 技术参数

是否Rohs认证: 符合生命周期:Transferred
零件包装代码:SOP包装说明:SOP, SOP16,.25
针数:16Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:6.94
系列:4000/14000/40000JESD-30 代码:R-PDSO-G16
JESD-609代码:e4长度:9.9 mm
负载电容(CL):50 pF逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:4000000 Hz最大I(ol):0.00036 A
湿度敏感等级:1位数:2
功能数量:2端子数量:16
最高工作温度:85 °C最低工作温度:-40 °C
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装等效代码:SOP16,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):260电源:5/15 V
传播延迟(tpd):210 ns认证状态:Not Qualified
座面最大高度:1.75 mm子类别:FF/Latches
最大供电电压 (Vsup):15 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30触发器类型:POSITIVE EDGE
宽度:3.9 mm最小 fmax:4 MHz
Base Number Matches:1

HEF4027BT,652 数据手册

 浏览型号HEF4027BT,652的Datasheet PDF文件第2页浏览型号HEF4027BT,652的Datasheet PDF文件第3页浏览型号HEF4027BT,652的Datasheet PDF文件第4页浏览型号HEF4027BT,652的Datasheet PDF文件第5页浏览型号HEF4027BT,652的Datasheet PDF文件第6页浏览型号HEF4027BT,652的Datasheet PDF文件第7页 
HEF4027B  
Dual JK flip-flop  
Rev. 9 — 18 November 2011  
Product data sheet  
1. General description  
The HEF4027B is a edge-triggered dual JK flip-flop which features independent set-direct  
(SD), clear-direct (CD), clock (CP) inputs and outputs (Q, Q). Data is accepted when CP is  
LOW, and transferred to the output on the positive-going edge of the clock. The active  
HIGH asynchronous clear-direct (CD) and set-direct (SD) inputs are independent and  
override the J, K, and CP inputs. The outputs are buffered for best system performance.  
Schmitt trigger action makes the clock input highly tolerant of slower rise and fall times.  
It operates over a recommended VDD power supply range of 3 V to 15 V referenced to VSS  
(usually ground). Unused inputs must be connected to VDD, VSS, or another input.  
2. Features and benefits  
Fully static operation  
5 V, 10 V, and 15 V parametric ratings  
Standardized symmetrical output characteristics  
Specified from 40 C to +85 C  
Complies with JEDEC standard JESD 13-B  
3. Applications  
Registers  
Counters  
Control circuits  
4. Ordering information  
Table 1.  
Ordering information  
Tamb from 40 C to +85 C.  
Type number  
Package  
Name  
Description  
Version  
HEF4027BP  
HEF4027BT  
DIP16  
SO16  
plastic dual in-line package; 16 leads (300 mil)  
plastic small outline package; 16 leads; body width 3.9 mm  
SOT38-4  
SOT109-1  
 
 
 
 

HEF4027BT,652 替代型号

型号 品牌 替代类型 描述 数据表
HEF4027BT,653 NXP

类似代替

HEF4027B - Dual JK flip-flop SOP 16-Pin
CD4027BM TI

功能相似

CMOS DUAL J-K MASTER-SLAVER FLIP-FLOP
CD4027BM96 TI

功能相似

CMOS DUAL J-K MASTER-SLAVER FLIP-FLOP

与HEF4027BT,652相关器件

型号 品牌 获取价格 描述 数据表
HEF4027BT,653 NXP

获取价格

HEF4027B - Dual JK flip-flop SOP 16-Pin
HEF4027BTD NXP

获取价格

Dual JK flip-flop
HEF4027BTD-T ETC

获取价格

J-K-Type Flip-Flop
HEF4027BT-Q100 NXP

获取价格

IC J-K FLIP-FLOP, FF/Latch
HEF4027BT-Q100 NEXPERIA

获取价格

Dual JK flip-flopProduction
HEF4027BT-Q100,118 NXP

获取价格

J-K Flip-Flop, 4000/14000/40000 Series, 2-Func, Positive Edge Triggered, 2-Bit, Complement
HEF4027BT-Q100J NXP

获取价格

HEF4027B-Q100 - Dual JK flip-flop SOP 16-Pin
HEF4027BT-T NXP

获取价格

IC 4000/14000/40000 SERIES, DUAL POSITIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTP
HEF4028B NXP

获取价格

1-of-10 decoder
HEF4028BD NXP

获取价格

1-of-10 decoder