5秒后页面跳转
CY7C341B-35HMB PDF预览

CY7C341B-35HMB

更新时间: 2024-11-17 20:28:59
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
12页 561K
描述
UV PLD, 75ns, 192-Cell, CMOS, CQCC84, WINDOWED, CERAMIC, LCC-84

CY7C341B-35HMB 技术参数

是否Rohs认证:不符合生命周期:Obsolete
零件包装代码:LCC包装说明:WINDOWED, CERAMIC, LCC-84
针数:84Reach Compliance Code:not_compliant
ECCN代码:3A001.A.2.CHTS代码:8542.39.00.01
风险等级:5.88Is Samacsys:N
其他特性:NO最大时钟频率:22.2 MHz
系统内可编程:NOJESD-30 代码:S-CQCC-J84
JESD-609代码:e0JTAG BST:NO
专用输入次数:7I/O 线路数量:64
宏单元数:192端子数量:84
最高工作温度:125 °C最低工作温度:-55 °C
组织:7 DEDICATED INPUTS, 64 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:QCCJ
封装等效代码:LDCC84,1.2SQ封装形状:SQUARE
封装形式:CHIP CARRIER峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V可编程逻辑类型:UV PLD
传播延迟:75 ns认证状态:Not Qualified
筛选级别:38535Q/M;38534H;883B子类别:Programmable Logic Devices
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
处于峰值回流温度下的最长时间:NOT SPECIFIEDBase Number Matches:1

CY7C341B-35HMB 数据手册

 浏览型号CY7C341B-35HMB的Datasheet PDF文件第2页浏览型号CY7C341B-35HMB的Datasheet PDF文件第3页浏览型号CY7C341B-35HMB的Datasheet PDF文件第4页浏览型号CY7C341B-35HMB的Datasheet PDF文件第5页浏览型号CY7C341B-35HMB的Datasheet PDF文件第6页浏览型号CY7C341B-35HMB的Datasheet PDF文件第7页 
This Material Copyrighted By Its Respective Manufacturer  

与CY7C341B-35HMB相关器件

型号 品牌 获取价格 描述 数据表
CY7C341B-35JC CYPRESS

获取价格

OT PLD, 55ns, 192-Cell, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JC/JI CYPRESS

获取价格

192-Macrocell MAX EPLD
CY7C341B-35JCR CYPRESS

获取价格

OT PLD, 75ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JCT CYPRESS

获取价格

OT PLD, 55ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JI ETC

获取价格

CY7C341B-35JIR CYPRESS

获取价格

OT PLD, 75ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35RC CYPRESS

获取价格

UV PLD, 55ns, 192-Cell, CMOS, CPGA84, WINDOWED, PGA-84
CY7C341B-35RC/RI CYPRESS

获取价格

192-Macrocell MAX EPLD
CY7C341B-35RI ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C341B-35RMB ETC

获取价格

UV-Erasable/OTP Complex PLD