5秒后页面跳转
CY7C342-25HI PDF预览

CY7C342-25HI

更新时间: 2024-11-17 19:48:07
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
18页 743K
描述
UV PLD, 51ns, 128-Cell, CMOS, CQCC68, WINDOWED, CERAMIC, LCC-68

CY7C342-25HI 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:LCC包装说明:WQCCJ, LDCC68,1.0SQ
针数:68Reach Compliance Code:not_compliant
HTS代码:8542.39.00.01风险等级:5.88
Is Samacsys:N其他特性:LABS INTERCONNECTED BY PIA; 8 LABS; 128 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK
最大时钟频率:33.3 MHz系统内可编程:NO
JESD-30 代码:S-CQCC-J68JESD-609代码:e0
JTAG BST:NO长度:24.13 mm
专用输入次数:7I/O 线路数量:52
宏单元数:128端子数量:68
最高工作温度:85 °C最低工作温度:-40 °C
组织:7 DEDICATED INPUTS, 52 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:WQCCJ
封装等效代码:LDCC68,1.0SQ封装形状:SQUARE
封装形式:CHIP CARRIER, WINDOW峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V可编程逻辑类型:UV PLD
传播延迟:51 ns认证状态:Not Qualified
座面最大高度:5.08 mm子类别:Programmable Logic Devices
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:24.13 mm
Base Number Matches:1

CY7C342-25HI 数据手册

 浏览型号CY7C342-25HI的Datasheet PDF文件第2页浏览型号CY7C342-25HI的Datasheet PDF文件第3页浏览型号CY7C342-25HI的Datasheet PDF文件第4页浏览型号CY7C342-25HI的Datasheet PDF文件第5页浏览型号CY7C342-25HI的Datasheet PDF文件第6页浏览型号CY7C342-25HI的Datasheet PDF文件第7页 
This Material Copyrighted By Its Respective Manufacturer  

与CY7C342-25HI相关器件

型号 品牌 获取价格 描述 数据表
CY7C342-25JC CYPRESS

获取价格

OT PLD, 51ns, 128-Cell, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25JCR CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25JCT CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25JIR CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25JIT CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25RC CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
CY7C342-25RI CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
CY7C342-30 CYPRESS

获取价格

128-Macrocell MAX EPLDs
CY7C342-30GC ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C342-30GI CYPRESS

获取价格

OT PLD, 59ns, 128-Cell, CMOS, CPGA68, CAVITY-DOWN, CERAMIC, PGA-68