5秒后页面跳转
CY7C342-25JCT PDF预览

CY7C342-25JCT

更新时间: 2024-11-19 17:52:27
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
1页 53K
描述
OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68

CY7C342-25JCT 技术参数

生命周期:Obsolete零件包装代码:LCC
包装说明:QCCJ,针数:68
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.82其他特性:LABS INTERCONNECTED BY PIA; 8 LABS; 128 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK
最大时钟频率:33.3 MHzJESD-30 代码:S-PQCC-J68
长度:24.2316 mm专用输入次数:7
I/O 线路数量:52端子数量:68
最高工作温度:70 °C最低工作温度:
组织:7 DEDICATED INPUTS, 52 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:QCCJ
封装形状:SQUARE封装形式:CHIP CARRIER
可编程逻辑类型:OT PLD传播延迟:51 ns
认证状态:Not Qualified座面最大高度:5.08 mm
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子形式:J BEND端子节距:1.27 mm
端子位置:QUAD宽度:24.2316 mm
Base Number Matches:1

CY7C342-25JCT 数据手册

  

与CY7C342-25JCT相关器件

型号 品牌 获取价格 描述 数据表
CY7C342-25JIR CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25JIT CYPRESS

获取价格

OT PLD, 51ns, CMOS, PQCC68, PLASTIC, LCC-68
CY7C342-25RC CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
CY7C342-25RI CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
CY7C342-30 CYPRESS

获取价格

128-Macrocell MAX EPLDs
CY7C342-30GC ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C342-30GI CYPRESS

获取价格

OT PLD, 59ns, 128-Cell, CMOS, CPGA68, CAVITY-DOWN, CERAMIC, PGA-68
CY7C342-30HC CYPRESS

获取价格

暂无描述
CY7C342-30HI CYPRESS

获取价格

UV PLD, 60ns, 128-Cell, CMOS, CQCC68, WINDOWED, CERAMIC, LCC-68
CY7C342-30HMB CYPRESS

获取价格

暂无描述