5秒后页面跳转
TC74AC112F(TP2) PDF预览

TC74AC112F(TP2)

更新时间: 2024-09-16 14:45:07
品牌 Logo 应用领域
东芝 - TOSHIBA 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
4页 102K
描述
IC AC SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, 0.300 INCH, PLASTIC, SOIC-16, FF/Latch

TC74AC112F(TP2) 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:End Of Life零件包装代码:SOIC
包装说明:SOP,针数:16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.27系列:AC
JESD-30 代码:R-PDSO-G16JESD-609代码:e0
长度:10.3 mm负载电容(CL):50 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:16
最高工作温度:85 °C最低工作温度:-40 °C
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):240
传播延迟(tpd):10.8 ns认证状态:Not Qualified
座面最大高度:1.9 mm最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):2 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:TIN LEAD
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
触发器类型:NEGATIVE EDGE宽度:5.3 mm
最小 fmax:80 MHzBase Number Matches:1

TC74AC112F(TP2) 数据手册

 浏览型号TC74AC112F(TP2)的Datasheet PDF文件第2页浏览型号TC74AC112F(TP2)的Datasheet PDF文件第3页浏览型号TC74AC112F(TP2)的Datasheet PDF文件第4页 

与TC74AC112F(TP2)相关器件

型号 品牌 获取价格 描述 数据表
TC74AC112F_12 TOSHIBA

获取价格

Dual J-K Flip Flop with Preset and Clear
TC74AC112FN TOSHIBA

获取价格

CMOS Digital Integrated Circuit Silicon Monolithic Dual J-K Flip Flop with Preset and Clea
TC74AC112FN-ELP TOSHIBA

获取价格

IC AC SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, 0.
TC74AC112P TOSHIBA

获取价格

CMOS Digital Integrated Circuit Silicon Monolithic Dual J-K Flip Flop with Preset and Clea
TC74AC112P_07 TOSHIBA

获取价格

CMOS Digital Integrated Circuit Silicon Monolithic Dual J-K Flip Flop with Preset and Clea
TC74AC11F TOSHIBA

获取价格

TRIPLE 3-INPUT AND GATE
TC74AC11F(EL) TOSHIBA

获取价格

IC AC SERIES, TRIPLE 3-INPUT AND GATE, PDSO14, 0.300 INCH, PLASTIC, SOIC-14, Gate
TC74AC11F(EL,F) TOSHIBA

获取价格

IC,LOGIC GATE,3 3-INPUT AND,AC-CMOS,SOP,14PIN,PLASTIC
TC74AC11F_12 TOSHIBA

获取价格

Triple 3-Input AND Gate
TC74AC11FN TOSHIBA

获取价格

TRIPLE 3-INPUT AND GATE