5秒后页面跳转
SN74AUP1T50DCKR PDF预览

SN74AUP1T50DCKR

更新时间: 2024-11-07 11:12:51
品牌 Logo 应用领域
德州仪器 - TI 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
16页 1148K
描述
低功耗、1.8V/2.5V/3.3V 输入、3.3V CMOS 输出、单路施密特触发缓冲门 | DCK | 5 | -40 to 85

SN74AUP1T50DCKR 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Active零件包装代码:SOIC
包装说明:TSSOP, TSSOP5/6,.08针数:5
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.39.00.01Factory Lead Time:6 weeks
风险等级:1.73系列:AUP/ULP/V
JESD-30 代码:R-PDSO-G5JESD-609代码:e4
长度:2 mm负载电容(CL):30 pF
逻辑集成电路类型:BUFFER最大I(ol):0.004 A
湿度敏感等级:1位数:1
功能数量:1输入次数:1
端子数量:5最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装等效代码:TSSOP5/6,.08
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法:TR峰值回流温度(摄氏度):260
电源:2.5/3.3 V最大电源电流(ICC):0.0009 mA
Prop。Delay @ Nom-Sup:10.8 ns传播延迟(tpd):10.8 ns
认证状态:Not Qualified施密特触发器:YES
座面最大高度:1.1 mm子类别:Gate
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):2.3 V
标称供电电压 (Vsup):2.5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:1.25 mm
Base Number Matches:1

SN74AUP1T50DCKR 数据手册

 浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第2页浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第3页浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第4页浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第5页浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第6页浏览型号SN74AUP1T50DCKR的Datasheet PDF文件第7页 
SN74AUP1T50  
www.ti.com.cn  
ZHCSAE2A OCTOBER 2012REVISED MARCH 2013  
低功耗,1.8/2.5/3.3V 输入,3.3V CMOS 输出,单路  
施密特触发器缓冲栅极  
查询样品: SN74AUP1T50  
1
特性  
单电源电压转换器  
更多栅极选项请见www.ti.com/littlelogic  
静电放电 (ESD) 性能测试符合 JESD 22 标准  
输出电平高达电源 VCCCMOS 电平  
1.8V 3.3VVCC=3.3V 时)  
2.5V 3.3VVCC=3.3V 时)  
1.8V 2.5VVCC=2.5V 时)  
3.3V 2.5VVCC=2.5V 时)  
2000V 人体模型  
A114-BII 类)  
1000V 充电器件模型 (C101)  
DCK 封装  
(顶视图)  
施密特触发器输入抑制输入噪声并提供更佳的输出  
信号完整性  
I关闭支持部分断电 (VCC=0)  
1
2
3
5
4
VCC  
NC  
A
极低静态功耗:  
0.1µA  
极低动态功耗:  
0.9µA  
GND  
Y
锁断性能超过 100mA(符合 JESD 78II 类规范  
的要求)  
提供无铅封装:SC-70 (DCK)  
2mm x 2.1mm x 0.65mm(高度 1.1mm)  
说明/订购信息  
SN74AUP1T50 执行布尔函数 Y=A,此函数指定用于逻辑电平转换应用,此类应用的输出以电源 VCC为基准。  
AUP 技术是行业最低功耗逻辑技术,此技术设计用于扩展运行中的电池寿命。 所有接受 1.8V LVCMOS 信号的输  
入电平,同时由一个单 3.3V 2.5V VCC电源供电运行。 该产品还可以保持出色的信号完整性(请见Figure 1  
Figure 2)。  
2.3V 3.6V 的宽 VCC范围有可能实现开关输出电平连接至外部控制器或处理器。  
施密特触发器输入(正负输入转换之间的 ΔVT=210mV)改进了开关转换期间的抗扰度,这对于模拟混合模式设计  
十分有用。 施密特触发器输入抑制输入噪声、确保输出信号的完整性并可实现慢输入信号转换。  
I关闭特性可实现省电条件 (VCC=0V) ,这在便携式和移动应用中十分重要。 当 VCC=0V 时,介于 0V 3.6V 范围内  
的信号可被施加到器件的输入和输出上。 在这些条件下,不会对器件造成损坏。  
SN74AUP1T50 被设计成具有优化的 4mA 电流驱动能力以减少由高驱动输出导致的线路反射、过冲和下冲。  
1
Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of  
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.  
PRODUCTION DATA information is current as of publication date.  
Copyright © 2012–2013, Texas Instruments Incorporated  
Products conform to specifications per the terms of the Texas  
Instruments standard warranty. Production processing does not  
necessarily include testing of all parameters.  
English Data Sheet: SCES844  
 

与SN74AUP1T50DCKR相关器件

型号 品牌 获取价格 描述 数据表
SN74AUP1T57 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57_1 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVR TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVRE4 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVRG4 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVT TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVTE4 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DBVTG4 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DCKR TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS
SN74AUP1T57DCKRE4 TI

获取价格

SINGLE-SUPPLY VOLTAGE-LEVEL TRANSLATOR WITH NINE CONFIGURABLE GATE LOGIC FUNCTIONS