5秒后页面跳转
PALCE20V8H-15PC/4 PDF预览

PALCE20V8H-15PC/4

更新时间: 2024-09-20 20:19:39
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER 时钟输入元件光电二极管输出元件可编程逻辑
页数 文件大小 规格书
26页 1159K
描述
EE PLD, 15 ns, PDIP24, 0.300 INCH, SKINNY, PLASTIC, DIP-24

PALCE20V8H-15PC/4 技术参数

生命周期:Active零件包装代码:DIP
包装说明:DIP,针数:24
Reach Compliance Code:unknown风险等级:5.69
其他特性:USE GAL DEVICES FOR NEW DESIGNS最大时钟频率:45.5 MHz
JESD-30 代码:R-PDIP-T24长度:30.734 mm
专用输入次数:12I/O 线路数量:8
端子数量:24最高工作温度:75 °C
最低工作温度:组织:12 DEDICATED INPUTS, 8 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装形状:RECTANGULAR
封装形式:IN-LINE可编程逻辑类型:EE PLD
传播延迟:15 ns认证状态:COMMERCIAL
座面最大高度:5.08 mm最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL EXTENDED端子面层:NOT SPECIFIED
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL宽度:7.62 mm
Base Number Matches:1

PALCE20V8H-15PC/4 数据手册

 浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第2页浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第3页浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第4页浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第5页浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第6页浏览型号PALCE20V8H-15PC/4的Datasheet PDF文件第7页 

与PALCE20V8H-15PC/4相关器件

型号 品牌 获取价格 描述 数据表
PALCE20V8H-15PC/5 LATTICE

获取价格

EE PLD, 15ns, CMOS, PDIP24,
PALCE20V8H-15PC4 AMD

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-15PC5 AMD

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-15PI AMD

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-15PI/4 LATTICE

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-15PI/5 LATTICE

获取价格

EE PLD, 15ns, CMOS, PDIP24,
PALCE20V8H-15PI4 AMD

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-15PI5 AMD

获取价格

EE CMOS 24-Pin Universal Programmable Array Logic
PALCE20V8H-20/B3A ETC

获取价格

Electrically-Erasable PLD
PALCE20V8H-20/BLA ETC

获取价格

Electrically-Erasable PLD