是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Obsolete | 零件包装代码: | DIP |
包装说明: | DIP, DIP16,.3 | 针数: | 16 |
Reach Compliance Code: | unknown | HTS代码: | 8542.39.00.01 |
风险等级: | 5.34 | Is Samacsys: | N |
系列: | 4000/14000/40000 | JESD-30 代码: | R-PDIP-T16 |
JESD-609代码: | e3 | 长度: | 19.175 mm |
负载电容(CL): | 50 pF | 逻辑集成电路类型: | J-K FLIP-FLOP |
最大频率@ Nom-Sup: | 1500000 Hz | 位数: | 2 |
功能数量: | 2 | 端子数量: | 16 |
最高工作温度: | 125 °C | 最低工作温度: | -55 °C |
输出极性: | COMPLEMENTARY | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | DIP | 封装等效代码: | DIP16,.3 |
封装形状: | RECTANGULAR | 封装形式: | IN-LINE |
包装方法: | RAIL | 峰值回流温度(摄氏度): | 260 |
电源: | 5/15 V | 传播延迟(tpd): | 350 ns |
认证状态: | Not Qualified | 座面最大高度: | 4.44 mm |
子类别: | FF/Latches | 最大供电电压 (Vsup): | 18 V |
最小供电电压 (Vsup): | 3 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | NO | 技术: | CMOS |
温度等级: | MILITARY | 端子面层: | Matte Tin (Sn) - annealed |
端子形式: | THROUGH-HOLE | 端子节距: | 2.54 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
触发器类型: | POSITIVE EDGE | 宽度: | 7.62 mm |
最小 fmax: | 6.5 MHz | Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
MC14027BDR2G | ONSEMI |
功能相似 |
Dual J−K Flip−Flop | |
CD4027BE | TI |
功能相似 |
CMOS DUAL J-K MASTER-SLAVER FLIP-FLOP |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
MC14027BCPS | MOTOROLA |
获取价格 |
J-K Flip-Flop, 2-Func, Master-slave Triggered, CMOS, PDIP16 | |
MC14027BD | ONSEMI |
获取价格 |
Dual J-K Flip-Flop | |
MC14027BDEBS | MOTOROLA |
获取价格 |
J-K Flip-Flop, 2-Func, Master-slave Triggered, CMOS, CDIP16 | |
MC14027BDG | ONSEMI |
获取价格 |
Dual J−K Flip−Flop | |
MC14027BDR2 | MOTOROLA |
获取价格 |
4000/14000/40000 SERIES, DUAL POSITIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, | |
MC14027BDR2 | ONSEMI |
获取价格 |
Dual J-K Flip-Flop | |
MC14027BDR2G | ONSEMI |
获取价格 |
Dual J−K Flip−Flop | |
MC14027BF | ONSEMI |
获取价格 |
Dual J-K Flip-Flop | |
MC14027BFEL | ONSEMI |
获取价格 |
Dual J-K Flip-Flop | |
MC14027BFELG | ONSEMI |
获取价格 |
Dual J−K Flip−Flop |