5秒后页面跳转
MAX5865 PDF预览

MAX5865

更新时间: 2024-11-10 14:57:15
品牌 Logo 应用领域
亚德诺 - ADI /
页数 文件大小 规格书
26页 1899K
描述
超低功耗、高动态性能、40Msps模拟前端

MAX5865 数据手册

 浏览型号MAX5865的Datasheet PDF文件第2页浏览型号MAX5865的Datasheet PDF文件第3页浏览型号MAX5865的Datasheet PDF文件第4页浏览型号MAX5865的Datasheet PDF文件第5页浏览型号MAX5865的Datasheet PDF文件第6页浏览型号MAX5865的Datasheet PDF文件第7页 
19-2916; Rev 1; 10/03  
超低功耗高动态性能的  
模拟前端  
40Msps  
概述  
特性  
________________________________  
________________________________  
超低功耗高度集成的模拟前端适用于便携式  
集成了双路位  
和双路位  
10 DAC  
MAX5865  
通信设备例如手机、  
8
ADC  
以及  
无线终端。  
PDA WLAN  
集成了两个 位接收  
3G  
和两个  
超低功耗  
位发送  
MAX5865  
8
ADC  
10  
收发模式  
)
f
CLK = 40MHz 75.6mW (  
以极低的功耗提供更高的动态性能。  
的模拟  
DAC  
ADC  
收发模式  
fCLK = 22MHz 64mW (  
)
输入放大器为全差分结构可以接受  
P-P满量程信  
I-Q  
通道相位匹配典型值为  
1V  
幅度匹配典型值为  
低电流空闲模式与关断模式  
I-Q  
0ꢀ.2  
0ꢀ05ꢁd fIN = 5ꢀ5MHz fCLK = 40MHz  
的无杂散动态范围  
优越的动态性能  
,  
具有  
ADC  
(SFDR)  
输出为全差分信号量程输出为  
fIN = 5.5MHz SINAD 48.4dB (ADC)  
48ꢀ4ꢁd  
SINAD  
70ꢁdc  
fOUT = 2.2MHz SFDR 70dB (DAC)  
的模拟  
DAC  
I-Q  
优越的增益 相位匹配  
/
共模电压为  
通道相位匹配典型值为  
400ꢂV  
1ꢀ4V I-Q  
时相位匹配  
fIN = 5.5MHz  
0.05dB (ADC)  
增益匹配  
0.2ꢀ  
增益匹配典型值为  
0ꢀ152  
0ꢀ05ꢁd fOUT = .ꢀ.MHz  
具有双路 位分辨率,  
,  
fCLK = 40MHz  
DAC  
10  
SFDR  
内部 外部基准选择  
/
7.ꢁdc SNR 57ꢁd  
数字输出电平  
兼容  
)
+1.8V +3.3V  
(TTL/CMOS  
既可以同时工作也可以独立工作适用于  
ADC DAC  
提供多路复用的并行数字输入 输出  
ADC/DAC  
/
频分双工  
和时分双工  
模式通过 线串行接  
(FDD)  
(TDD)  
3
微型 引脚薄型  
封装  
(7mm x 7mm)  
48  
QFN  
口控制关断与收发器的工作模式在  
同时工  
ADC DAC  
提供评估板 定购  
MAX5865EVKIT)  
作的收发模式,  
fCLK = 40Msps  
典型功率为  
75ꢀ6ꢂW  
(
具有内部 电压基准该电压基准在整个  
MAX5865  
1ꢀ0.4V  
电源供电范围与温度范围内保持稳定。  
工作在  
电源  
MAX5865  
模拟电源和  
数字  
+.ꢀ7V +3ꢀ3V  
+1ꢀ8V +3ꢀ3V  
I/O  
功能原理图  
___________________________  
以保证逻辑兼容性空闲模式下静态电流为  
8ꢀ5ꢂA  
关断模式下为  
的工作温度范围为  
1µA MAX5865  
-402C  
采用 引脚薄型  
+852C 48  
封装。  
QFN  
IA+  
ADC  
应用  
________________________________  
IA-  
ADC  
OUTPUT  
DA0–DA7  
窄带 宽带  
手机与  
/
CDMA  
PDA  
MUX  
QA+  
QA-  
ADC  
固定 移动宽带无线调制解调器  
/
无线终端  
3G  
CLK  
ID+  
DAC  
ID-  
DAC  
INPUT  
MUX  
DD0–DD9  
订购信息  
____________________________  
QD+  
QD-  
DAC  
PART  
TEMP RANGE  
-40°C to +85°C  
-40°C to +85°C  
PIN-PACKAGE  
48 Thin QFN-EP*  
(7mm x 7mm)  
MAX5865ETM  
MAX5865E/D  
REFP  
COM  
REFN  
Dice**  
SERIAL  
DIN  
SCLK  
CS  
INTERFACE  
AND SYSTEM  
CONTROL  
*EP = Exposed paddle.  
**Contact factory for dice specifications.  
REF AND  
BIAS  
REFIN  
引脚配置在本数据资料的最后给出  
MAX5865  
________________________________________________________________ Maxim Integrated Products  
1
本文是  
正式英文资料的译文, 不对翻译中存在的差异或由此产生的错误负责。请注意译文中可能存在文字组织或  
Maxiꢂ  
Maxiꢂ  
翻译错误,如需确认任何词语的准确性,请参考  
提供的英文版资料。  
Maxiꢂ  
的主页:  
索取免费样品和最新版的数据资料,请访问  
www.maxim-ic.com.cn  
Maxim  

与MAX5865相关器件

型号 品牌 获取价格 描述 数据表
MAX5865E/D MAXIM

获取价格

Ultra-Low-Power, High-Dynamic- Performance, 40Msps Analog Front End
MAX5865ETM MAXIM

获取价格

Ultra-Low-Power, High-Dynamic- Performance, 40Msps Analog Front End
MAX5865ETM+ MAXIM

获取价格

RF and Baseband Circuit, CMOS, 7 X 7 MM, 0.80 MM HEIGHT, TQFN-48
MAX5865ETM+T MAXIM

获取价格

RF and Baseband Circuit, CMOS, 7 X 7 MM, 0.80 MM HEIGHT, TQFN-48
MAX5865ETM-T MAXIM

获取价格

RF and Baseband Circuit, CMOS, 7 X 7 MM, 0.80 MM HEIGHT, TQFN-48
MAX5865EVKIT MAXIM

获取价格

Evaluation Kit for the MAX5865
MAX5866 MAXIM

获取价格

Ultra-Low-Power. High-Dynamic-Performance. 60Msps Analog Front End
MAX5866 ADI

获取价格

超低功耗、高动态性能、60Msps模拟前端
MAX5866ETM MAXIM

获取价格

Ultra-Low-Power, High-Dynamic- Performance, 60Msps Analog Front End
MAX5866ETM+ MAXIM

获取价格

RF and Baseband Circuit, CMOS, 7 X 7 MM, 0.80 MM HEIGHT, ROHS COMPLIANT, QFN-48