5秒后页面跳转
LDH33A101A PDF预览

LDH33A101A

更新时间: 2024-10-19 20:52:43
品牌 Logo 应用领域
村田 - MURATA 逻辑集成电路延迟线
页数 文件大小 规格书
2页 123K
描述
Passive Delay Line, 1-Func, 0-Tap, CDSO6

LDH33A101A 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete包装说明:SON,
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.8JESD-30 代码:R-CDSO-N6
JESD-609代码:e4长度:5 mm
逻辑集成电路类型:PASSIVE DELAY LINE功能数量:1
抽头/阶步数:端子数量:6
最高工作温度:85 °C最低工作温度:-25 °C
输出阻抗标称值(Z0):50 Ω封装主体材料:CERAMIC, METAL-SEALED COFIRED
封装代码:SON封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):265
可编程延迟线:NO认证状态:Not Qualified
座面最大高度:1.1 mm表面贴装:YES
温度等级:OTHER端子面层:Gold (Au)
端子形式:NO LEAD端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
总延迟标称(td):0.1 ns宽度:4 mm
Base Number Matches:1

LDH33A101A 数据手册

 浏览型号LDH33A101A的Datasheet PDF文件第2页 

与LDH33A101A相关器件

型号 品牌 获取价格 描述 数据表
LDH33A102B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A201A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A202B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A252B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A301A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A401A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A501A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A601B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A701B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A801B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6