5秒后页面跳转
LDH33A701B PDF预览

LDH33A701B

更新时间: 2024-10-19 20:52:43
品牌 Logo 应用领域
村田 - MURATA 逻辑集成电路延迟线
页数 文件大小 规格书
2页 123K
描述
Passive Delay Line, 1-Func, 0-Tap, CDSO6

LDH33A701B 技术参数

是否Rohs认证: 符合生命周期:Obsolete
包装说明:SON,Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.8
JESD-30 代码:R-CDSO-N6JESD-609代码:e4
长度:5 mm逻辑集成电路类型:PASSIVE DELAY LINE
功能数量:1抽头/阶步数:
端子数量:6最高工作温度:85 °C
最低工作温度:-25 °C输出阻抗标称值(Z0):50 Ω
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:SON
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):NOT SPECIFIED可编程延迟线:NO
认证状态:Not Qualified座面最大高度:1.1 mm
表面贴装:YES温度等级:OTHER
端子面层:Gold (Au)端子形式:NO LEAD
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED总延迟标称(td):0.7 ns
宽度:4 mmBase Number Matches:1

LDH33A701B 数据手册

 浏览型号LDH33A701B的Datasheet PDF文件第2页 

与LDH33A701B相关器件

型号 品牌 获取价格 描述 数据表
LDH33A801B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33A901B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, CDSO6
LDH33B302K MURATA

获取价格

Analog Circuit
LDH3601 ETC

获取价格

Optoelectronic
LDH3602 ETC

获取价格

Optoelectronic
LDH3603 ETC

获取价格

Optoelectronic
LDH36A101A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, PDSO8
LDH36A102B MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, PDSO8
LDH36A201A MURATA

获取价格

Passive Delay Line, 1-Func, 0-Tap, PDSO8
LDH36A301A MURATA

获取价格

Passive Delay Line, 1-Func, 1-Tap, PDSO8