5秒后页面跳转
ISPLSI2064VE-180LB PDF预览

ISPLSI2064VE-180LB

更新时间: 2024-10-28 14:35:59
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件可编程逻辑
页数 文件大小 规格书
1页 96K
描述
EE PLD, 5ns, CMOS, PBGA100, BGA-100

ISPLSI2064VE-180LB 技术参数

生命周期:Obsolete零件包装代码:BGA
包装说明:LFBGA,针数:100
Reach Compliance Code:unknownECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:5.76
Is Samacsys:N最大时钟频率:180 MHz
JESD-30 代码:S-PBGA-B100长度:10 mm
专用输入次数:4I/O 线路数量:64
端子数量:100组织:4 DEDICATED INPUTS, 64 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:LFBGA封装形状:SQUARE
封装形式:GRID ARRAY, LOW PROFILE, FINE PITCH可编程逻辑类型:EE PLD
传播延迟:5 ns认证状态:Not Qualified
座面最大高度:1.5 mm标称供电电压:3.3 V
表面贴装:YES技术:CMOS
端子形式:BALL端子节距:0.8 mm
端子位置:BOTTOM宽度:10 mm
Base Number Matches:1

ISPLSI2064VE-180LB 数据手册

  

与ISPLSI2064VE-180LB相关器件

型号 品牌 获取价格 描述 数据表
ISPLSI2064VE-180LJ84 LATTICE

获取价格

EE PLD, 7.5ns, CMOS, PQCC84, PLASTIC, LCC-84
ISPLSI2064VE-180LT LATTICE

获取价格

EE PLD, 5ns, CMOS, PQFP100, TQFP-100
ISPLSI2064VE-180LT100 LATTICE

获取价格

EE PLD, 7.5ns, CMOS, PQFP100, TQFP-100
ISPLSI2064VE-200LB100 LATTICE

获取价格

3.3V In-System Programmable High Density Supe
ISPLSI2064VE-200LJ44 LATTICE

获取价格

3.3V In-System Programmable High Density Supe
ISPLSI2064VE-200LT100 LATTICE

获取价格

3.3V In-System Programmable High Density Supe
ISPLSI2064VE-200LT44 LATTICE

获取价格

3.3V In-System Programmable High Density Supe
ISPLSI2064VE-200LTN44 LATTICE

获取价格

EE PLD, 7ns, 64-Cell, CMOS, PQFP44, 10 X 10 MM, 0.80 MM PITCH, LEAD FREE, TQFP-44
ISPLSI2064VE-280LB100 ETC

获取价格

Electrically-Erasable Complex PLD
ISPLSI2064VE-280LT100 ETC

获取价格