5秒后页面跳转
EPM7096LI68-10 PDF预览

EPM7096LI68-10

更新时间: 2024-09-13 14:42:07
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟LTE输入元件可编程逻辑
页数 文件大小 规格书
82页 1647K
描述
EE PLD, 10ns, 96-Cell, CMOS, PQCC68, PLASTIC, LCC-68

EPM7096LI68-10 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:LCC包装说明:QCCJ, LDCC68,1.0SQ
针数:68Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.75
其他特性:CONFIGURABLE I/O OPERATION WITH 3.3V OR 5V最大时钟频率:100 MHz
系统内可编程:NOJESD-30 代码:S-PQCC-J68
JESD-609代码:e0JTAG BST:NO
长度:24.2316 mm专用输入次数:
I/O 线路数量:48宏单元数:96
端子数量:68最高工作温度:85 °C
最低工作温度:-40 °C组织:0 DEDICATED INPUTS, 48 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装等效代码:LDCC68,1.0SQ
封装形状:SQUARE封装形式:CHIP CARRIER
电源:3.3/5,5 V可编程逻辑类型:EE PLD
传播延迟:10 ns认证状态:Not Qualified
座面最大高度:5.08 mm子类别:Programmable Logic Devices
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
宽度:24.2316 mmBase Number Matches:1

EPM7096LI68-10 数据手册

 浏览型号EPM7096LI68-10的Datasheet PDF文件第2页浏览型号EPM7096LI68-10的Datasheet PDF文件第3页浏览型号EPM7096LI68-10的Datasheet PDF文件第4页浏览型号EPM7096LI68-10的Datasheet PDF文件第5页浏览型号EPM7096LI68-10的Datasheet PDF文件第6页浏览型号EPM7096LI68-10的Datasheet PDF文件第7页 

与EPM7096LI68-10相关器件

型号 品牌 获取价格 描述 数据表
EPM7096LI68-12 ALTERA

获取价格

EE PLD, 12ns, 96-Cell, CMOS, PQCC68, PLASTIC, LCC-68
EPM7096LI68-15 ROCHESTER

获取价格

EE PLD, 15ns, PQCC68, PLASTIC, LCC-68
EPM7096LI68-15 ALTERA

获取价格

EE PLD, 15ns, 96-Cell, CMOS, PQCC68, PLASTIC, LCC-68
EPM7096QC100 ETC

获取价格

UV-Erasable/OTP Complex PLD
EPM7096QC100-12 ROCHESTER

获取价格

EE PLD, 12ns, PQFP100, PLASTIC, QFP-100
EPM7096QC100-12 ALTERA

获取价格

EE PLD, 12ns, 96-Cell, CMOS, PQFP100, PLASTIC, QFP-100
EPM7096QC100-12C ALTERA

获取价格

EE PLD, 12ns, CMOS, PQFP100, PLASTIC, QFP-100
EPM7096QC100-15 ALTERA

获取价格

EE PLD, 15ns, 96-Cell, CMOS, PQFP100, PLASTIC, QFP-100
EPM7096QC100-15 ROCHESTER

获取价格

EE PLD, 15 ns, PQFP100, PLASTIC, QFP-100
EPM7096QC100-2 ETC

获取价格

UV-Erasable/OTP Complex PLD