是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
零件包装代码: | SOIC | 包装说明: | 0.150 INCH, MS-120, SOIC-14 |
针数: | 14 | Reach Compliance Code: | unknown |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.25 |
Is Samacsys: | N | 系列: | LS |
JESD-30 代码: | R-PDSO-G14 | JESD-609代码: | e0 |
长度: | 8.65 mm | 逻辑集成电路类型: | J-K FLIP-FLOP |
最大频率@ Nom-Sup: | 25000000 Hz | 最大I(ol): | 0.008 A |
位数: | 2 | 功能数量: | 2 |
端子数量: | 14 | 最高工作温度: | 70 °C |
最低工作温度: | 输出极性: | COMPLEMENTARY | |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | SOP |
封装等效代码: | SOP14,.25 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE | 包装方法: | TAPE AND REEL |
峰值回流温度(摄氏度): | NOT SPECIFIED | 电源: | 5 V |
最大电源电流(ICC): | 6 mA | 传播延迟(tpd): | 28 ns |
认证状态: | Not Qualified | 座面最大高度: | 1.75 mm |
子类别: | FF/Latches | 最大供电电压 (Vsup): | 5.25 V |
最小供电电压 (Vsup): | 4.75 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | YES | 技术: | TTL |
温度等级: | COMMERCIAL | 端子面层: | Tin/Lead (Sn/Pb) |
端子形式: | GULL WING | 端子节距: | 1.27 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
触发器类型: | NEGATIVE EDGE | 宽度: | 3.9 mm |
最小 fmax: | 30 MHz | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
DM74LS73AN | NSC |
获取价格 |
DUAL NEGATIVE-EDGE-TRIGGERED MASTER-SLAVE J-K FLIP-FLOPS WITH CLEAR AND COMPLEMENTARY OUTP | |
DM74LS73AN | FAIRCHILD |
获取价格 |
Dual Negative-Edge-Triggered Master-Slave J-K Flip-Flops with Clear and Complementary Outp | |
DM74LS73AN/A+ | ETC |
获取价格 |
J-K-Type Flip-Flop | |
DM74LS73AN/B+ | ETC |
获取价格 |
J-K-Type Flip-Flop | |
DM74LS73AW | NSC |
获取价格 |
Dual Negative-Edge-Triggered Master-Slave J-K Flip-Flops with Clear and Complementary Outp | |
DM74LS73J | TI |
获取价格 |
IC,FLIP-FLOP,DUAL,J/K TYPE,LS-TTL,DIP,14PIN,CERAMIC | |
DM74LS73J/A+ | ETC |
获取价格 |
J-K-Type Flip-Flop | |
DM74LS73N | TI |
获取价格 |
IC,FLIP-FLOP,DUAL,J/K TYPE,LS-TTL,DIP,14PIN,PLASTIC | |
DM74LS73N/A+ | ETC |
获取价格 |
J-K-Type Flip-Flop | |
DM74LS73N/B+ | ETC |
获取价格 |
J-K-Type Flip-Flop |